ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
TAS6754-Q1 支持动态更改 FSYNC 速率。在更改 FSYNC(例如从 48kHz 更改为 96kHz)时,主机处理器需要将 FSYNC/SCLK 置于暂停状态达至少 30ms,然后再更改为新的采样率。在该暂停状态期间,会报告时钟错误。有关更多详细信息,请参阅 时钟暂停自动恢复 部分。