ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
TAS6754-Q1 具有灵活的时钟系统。在内部,器件需要多个额外的时钟,主要是以相关的时钟速率工作才能正常运行。所有这些时钟都可以从串行音频接口获得。
图 7-12 显示了基本数据流和时钟分配。
图 7-12 具有相应时钟的音频流串行音频接口通常具有 3 个连接引脚,如下所列:
该器件具有一个内部 PLL,它使用 SCLK 作为基准时钟,并生成 DSP 所需的速率更高的时钟和 DAC 时钟。
TAS6754-Q1 具有音频采样速率检测电路,可自动检测采样频率。支持常见的音频采样频率:44.1kHz – 48kHz、88.2kHz – 96kHz 和 192kHz。采样频率检测器自动为 DAC 和 DSP 设置时钟。