ZHCSUL5 January   2024 SN74LV4T125-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 额外产品选择
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 噪声特性
    8. 6.8 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 平衡 CMOS 三态输出
      2. 8.3.2 钳位二极管结构
      3. 8.3.3 LVxT 增强输入电压
        1. 8.3.3.1 降压转换
        2. 8.3.3.2 升压转换
    4. 8.4 器件功能模式
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

SN74LV4T125-EP 包含四个具有三态输出的独立缓冲器且支持扩展电压运行,可实现电平转换。每个缓冲器以正逻辑执行布尔函数 Y = A。通过对 OE 引脚施加高电平,可以将输出置于高阻态。输出电平以电源电压 (VCC) 为基准,并支持 1.8V、2.5V、3.3V 和 5V CMOS 电平。