ZHCSII8D November 2018 – January 2024 SN74AXC8T245-Q1
PRODUCTION DATA
图 4-1 PW 封装,24 引脚 TSSOP(俯视图)
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| A1 | 3 | I/O | 输入/输出 A1。以 VCCA 为基准。 |
| A2 | 4 | I/O | 输入/输出 A2。以 VCCA 为基准。 |
| A3 | 5 | I/O | 输入/输出 A3。以 VCCA 为基准。 |
| A4 | 6 | I/O | 输入/输出 A4。以 VCCA 为基准。 |
| A5 | 7 | I/O | 输入/输出 A5。以 VCCA 为基准。 |
| A6 | 8 | I/O | 输入/输出 A6。以 VCCA 为基准。 |
| A7 | 9 | I/O | 输入/输出 A7。以 VCCA 为基准。 |
| A8 | 10 | I/O | 输入/输出 A8。以 VCCA 为基准。 |
| B1 | 21 | I/O | 输入/输出 B1。以 VCCB 为基准。 |
| B2 | 20 | I/O | 输入/输出 B2。以 VCCB 为基准。 |
| B3 | 19 | I/O | 输入/输出 B3。以 VCCB 为基准。 |
| B4 | 18 | I/O | 输入/输出 B4。以 VCCB 为基准。 |
| B5 | 17 | I/O | 输入/输出 B5。以 VCCB 为基准。 |
| B6 | 16 | I/O | 输入/输出 B6。以 VCCB 为基准。 |
| B7 | 15 | I/O | 输入/输出 B7。以 VCCB 为基准。 |
| B8 | 14 | I/O | 输入/输出 B8。以 VCCB 为基准。 |
| DIR1 | 2 | I | 方向控制信号 1。以 VCCA 为基准。请参考表 7-1。 |
| DIR2 | 11 | I | 方向控制信号 2。请参考表 7-1。 以 VCCA 为基准。连接到 GND,以保持与 SN74AVC8T245-Q1 器件的向后兼容性。 |
| GND | 12 | — | 地 |
| 13 | — | 地 | |
| OE | 22 | I | 输出使能。拉至 GND 以启用所有输出。拉至 VCCA,使所有输出处于高阻抗模式下。以 VCCA 为基准。请参考表 7-1。 |
| VCCA | 1 | — | A 端口电源电压。0.65V ≤ VCCA ≤ 3.6V |
| VCCB | 23 | — | B 端口电源。0.65V ≤ VCCB ≤ 3.6V |
| 24 | — | B 端口电源。0.65V ≤ VCCB ≤ 3.6V | |