ZHCSR21J December   2003  – March 2025 OPA695

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性 VS = ±5V、OPA695ID、OPA695IDBV、OPA695DSG
    6. 5.6  电气特性 VS = 5V、OPA695ID、OPA695IDBV、OPA695DSG
    7. 5.7  电气特性 VS = ±5V、OPA695IDGK
    8. 5.8  电气特性 VS = 5V、OPA695IDGK
    9. 5.9  典型特性:VS = ±5 V,OPA695IDBV,OPA695ID,OPA695DSG
    10. 5.10 典型特性:VS = 5V,OPA695IDBV,OPA695ID,OPA695DSG
    11. 5.11 典型特性:VS = ±5V,OPA695IDGK
    12. 5.12 典型特性:VS = 5V,OPA695IDGK
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 宽带电流反馈运算
      2. 6.3.2 输入和 ESD 保护
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 操作建议
        1. 7.1.1.1 设置电阻值以优化带宽
        2. 7.1.1.2 输出电流和电压
        3. 7.1.1.3 驱动容性负载
        4. 7.1.1.4 失真性能
        5. 7.1.1.5 噪声性能
        6. 7.1.1.6 热分析
      2. 7.1.2 LO 缓冲器放大器
      3. 7.1.3 宽带电缆驱动应用
        1. 7.1.3.1 电缆调制解调器返回路径驱动器
        2. 7.1.3.2 任意波形驱动器
      4. 7.1.4 差分 I/O 应用
    2. 7.2 典型应用
      1. 7.2.1 设计要求
        1. 7.2.1.1 SAW 滤波器缓冲器
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 设计工具
        1. 8.1.1.1 演示装置
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • D|8
  • DBV|6
  • DGK|8
  • DSG|8
散热焊盘机械数据 (封装 | 引脚)
订购信息

任意波形驱动器

OPA695 可用作中等输出功率任意波形驱动器应用的输出级。通过串联 50Ω 匹配电阻器将输出驱动到 50Ω 匹配负载中,当 OPA695 由 ±5V 电源供电时,可以在匹配负载 (15dBm) 下实现最高 4.0VPP 的摆幅。这种功率等级适用于 ±8V/V 增益,并通过 100MHz 提供平坦响应。直接连接互补电流输出 DAC 时,请考虑中 图 7-7 针对所考虑的特定 DAC 的峰值输出电流修改的电路。如果需要来自互补电流输出 DAC 的纯交流耦合输出信号,请考虑使用 图 7-7 中电路的推挽式输出级。此处的电阻值是针对 20mA 峰值输出电流 DAC 计算得出的,该电流 DAC 在匹配负载 (18dBm) 下产生高达 5-VPP 的摆幅。该方法在负载下提供更高的功率,且二次谐波失真更低。

对于 20mA 峰值输出电流 DAC,由于输出端的 200Ω 接地电阻,10mA 的中标度电流可提供 2V 直流输出共模工作电压。每个输出的总交流阻抗为 50Ω,为 DAC 提供了相对于该 2V 共模电压的 ±0.5V 摆幅。这些电阻器还充当分流器,通过反馈电阻器 (464Ω) 发出 75% 的 DAC 输出电流。阻断电容器将 OPA695 输出电压参考接地,并在每个放大器输出端将单极 DAC 输出电流转换为 0.75 × 20mA × 464Ω = 7 VPP 的双极摆幅。每个输出与另一个输出正好相差 180°,从而产生双 7 VPP 到匹配电阻中。为了限制峰值输出电流并改善失真情况,为 图 7-7 的电路设置一个 1.4:1 降压变压器。这将变压器初级侧的 50Ω 负载反射为 100Ω。对于两个放大器输出端的最大 14VPP 摆幅,匹配电阻器将变压器输入端的电压降至 7VPP,然后在变压器输出端 50Ω 负载下降至最大 5-VPP。这种降压方法将峰值输出电流降低至 14VP/(200 Ω) = 70mA。

OPA695 大功率、宽带交流耦合任意波形驱动器图 7-7 大功率、宽带交流耦合任意波形驱动器