ZHCSR21J December 2003 – March 2025 OPA695
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
OPA695 可用作中等输出功率任意波形驱动器应用的输出级。通过串联 50Ω 匹配电阻器将输出驱动到 50Ω 匹配负载中,当 OPA695 由 ±5V 电源供电时,可以在匹配负载 (15dBm) 下实现最高 4.0VPP 的摆幅。这种功率等级适用于 ±8V/V 增益,并通过 100MHz 提供平坦响应。直接连接互补电流输出 DAC 时,请考虑中 图 7-7 针对所考虑的特定 DAC 的峰值输出电流修改的电路。如果需要来自互补电流输出 DAC 的纯交流耦合输出信号,请考虑使用 图 7-7 中电路的推挽式输出级。此处的电阻值是针对 20mA 峰值输出电流 DAC 计算得出的,该电流 DAC 在匹配负载 (18dBm) 下产生高达 5-VPP 的摆幅。该方法在负载下提供更高的功率,且二次谐波失真更低。
对于 20mA 峰值输出电流 DAC,由于输出端的 200Ω 接地电阻,10mA 的中标度电流可提供 2V 直流输出共模工作电压。每个输出的总交流阻抗为 50Ω,为 DAC 提供了相对于该 2V 共模电压的 ±0.5V 摆幅。这些电阻器还充当分流器,通过反馈电阻器 (464Ω) 发出 75% 的 DAC 输出电流。阻断电容器将 OPA695 输出电压参考接地,并在每个放大器输出端将单极 DAC 输出电流转换为 0.75 × 20mA × 464Ω = 7 VPP 的双极摆幅。每个输出与另一个输出正好相差 180°,从而产生双 7 VPP 到匹配电阻中。为了限制峰值输出电流并改善失真情况,为 图 7-7 的电路设置一个 1.4:1 降压变压器。这将变压器初级侧的 50Ω 负载反射为 100Ω。对于两个放大器输出端的最大 14VPP 摆幅,匹配电阻器将变压器输入端的电压降至 7VPP,然后在变压器输出端 50Ω 负载下降至最大 5-VPP。这种降压方法将峰值输出电流降低至 14VP/(200 Ω) = 70mA。
图 7-7 大功率、宽带交流耦合任意波形驱动器