ZHCSSC7A february   2023  – june 2023 MSPM0G3105 , MSPM0G3106 , MSPM0G3107

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明
    4. 6.4 未使用引脚的连接
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  建议运行条件
    4. 7.4  热性能信息
    5. 7.5  电源电流特性
      1. 7.5.1 运行/睡眠模式
      2. 7.5.2 停止/待机模式
      3. 7.5.3 关断模式
    6. 7.6  电源时序
      1. 7.6.1 POR 和 BOR
      2. 7.6.2 电源斜坡
    7. 7.7  闪存特性
    8. 7.8  时序特性
    9. 7.9  时钟规格
      1. 7.9.1 系统振荡器 (SYSOSC)
      2. 7.9.2 低频振荡器 (LFOSC)
      3. 7.9.3 系统锁相环 (SYSPLL)
      4. 7.9.4 低频晶体/时钟
      5. 7.9.5 高频晶体/时钟
    10. 7.10 数字 IO
      1. 7.10.1 电气特性
      2. 7.10.2 开关特性
    11. 7.11 模拟多路复用器 VBOOST
    12. 7.12 ADC
      1. 7.12.1 电气特性
      2. 7.12.2 开关特性
      3. 7.12.3 线性参数
      4. 7.12.4 典型连接图
    13. 7.13 温度传感器
    14. 7.14 VREF
      1. 7.14.1 电压特性
      2. 7.14.2 电气特性
    15. 7.15 GPAMP
      1. 7.15.1 电气特性
      2. 7.15.2 开关特性
    16. 7.16 I2C
      1. 7.16.1 I2C 时序图
      2. 7.16.2 I2C 特性
      3. 7.16.3 I2C 滤波器
    17. 7.17 SPI
      1. 7.17.1 SPI
      2. 7.17.2 SPI 时序图
    18. 7.18 UART
    19. 7.19 TIMx
    20. 7.20 TRNG
      1. 7.20.1 TRNG 电气特性
      2. 7.20.2 TRNG 开关特性
    21. 7.21 仿真和调试
      1. 7.21.1 SWD 时序
  9. 详细说明
    1. 8.1  CPU
    2. 8.2  操作模式
      1. 8.2.1 不同工作模式下的功能 (MSPM0G310x)
    3. 8.3  电源管理单元 (PMU)
    4. 8.4  时钟模块 (CKM)
    5. 8.5  DMA
    6. 8.6  事件
    7. 8.7  存储器
      1. 8.7.1 内存组织
      2. 8.7.2 外设文件映射
      3. 8.7.3 外设中断向量
    8. 8.8  闪存存储器
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度传感器
    14. 8.14 VREF
    15. 8.15 GPAMP
    16. 8.16 TRNG
    17. 8.17 AES
    18. 8.18 CRC
    19. 8.19 UART
    20. 8.20 I2C
    21. 8.21 SPI
    22. 8.22 CAN-FD
    23. 8.23 WWDT
    24. 8.24 RTC
    25. 8.25 计时器 (TIMx)
    26. 8.26 器件模拟连接
    27. 8.27 输入/输出图
    28. 8.28 串行线调试接口
    29. 8.29 引导加载程序 (BSL)
    30. 8.30 器件出厂常量
    31. 8.31 识别
  10. 应用、实施和布局
    1. 9.1 典型应用
      1. 9.1.1 原理图
  11. 10器件和文档支持
    1. 10.1 入门和后续步骤
    2. 10.2 器件命名规则
    3. 10.3 工具与软件
    4. 10.4 文档支持
    5. 10.5 支持资源
    6. 10.6 商标
    7. 10.7 静电放电警告
    8. 10.8 术语表
  12. 11机械、封装和可订购信息
  13. 12修订历史记录

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

信号说明

表 6-3 信号说明
功能 信号名称 引脚编号(1) 引脚类型(2) 说明
32 RHB 28 DGS28 20 DGS20
ADC A0_0 31 2 2 I ADC0 模拟输入 0
A0_1 30 1 1 I ADC0 模拟输入 1
A0_2 29 28 I ADC0 模拟输入 2
A0_3 28 27 20 I ADC0 模拟输入 3
A0_4 - I ADC0 模拟输入 4
A0_5 - I ADC0 模拟输入 5
A0_6 - I ADC0 模拟输入 6
A0_7 26 25 18 I ADC0 模拟输入 7
A0_12 18 17 - I ADC0 模拟输入 12
A1_0 19 18 - I ADC1 模拟输入 0
A1_1 20 19 I ADC1 模拟输入 1
A1_2 21 20 14 I ADC1 模拟输入 2
A1_3 22 21 15 I ADC1 模拟输入 3
A1_4 - I ADC1 模拟输入 4
A1_5 - I ADC1 模拟输入 5
A1_6 - I ADC1 模拟输入 6
A1_7 25 24 I ADC1 模拟输入 7
引导加载程序 (BSL) BSL_invoke 22 21 15 I 用于调用引导加载程序的输入引脚
BSL (I2C) BSLSCL 2 5 - I/O 默认 I2C BSL 时钟
BSLSDA 1 4 I/O 默认 I2C BSL 数据
BSL (UART) BSLRX 15 16 12 I 默认 UART BSL 接收
BSLTX 14 15 11 O 默认 UART BSL 发送
CAN CAN_TX 16
30
1 1
13
O CAN-FD 发送数据
CAN_RX 17
31
2 2 I CAN-FD 接收数据
时钟 CLK_OUT 11
13
14
18
26
14
15
17
25
10
11
18
O 可配置时钟输出
HFCLK_IN 10 13 9 I 数字高频时钟输入
HFXIN 9 12 8 I 高频晶体振荡器 HFXT 的输入
HFXOUT 10 13 9 O 高频晶体振荡器 HFXT 的输出
LFCLK_IN 8 11 I 数字低频时钟输入
LFXIN 7 10 - I 低频晶体振荡器 LFXT 的输入
LFXOUT 8 11 O 低频晶体振荡器 LFXT 的输出
ROSC 6 9 7 I 用于提高振荡器精度的外部电阻
调试 SWCLK 24 23 17 I 串行线调试输入时钟
SWDIO 23 22 16 I/O 串行线调试数据输入/输出
FCC FCC_IN 1
9
16
20
4
12
19
8
13
I 频率时钟计数器输入
通用放大器 GPAMP_IN+ 30 1 1 I GPAMP 同相端子输入
GPAMP_IN- 22 21 15 I GPAMP 反相端子输入
GPAMP_OUT 26 25 18 O GPAMP 输出
GPIO PA0 1 4 I/O 可从关断状态唤醒的通用数字 I/O
PA1 2 5 - I/O 可从关断状态唤醒的通用数字 I/O
PA2 6 9 7 I/O 通用数字 I/O
PA3 7 10 - I/O 通用数字 I/O
PA4 8 11 I/O 通用数字 I/O
PA5 9 12 8 I/O 通用数字 I/O
PA6 10 13 9 I/O 通用数字 I/O
PA7 11 I/O 通用数字 I/O
PA8 12 - I/O 通用数字 I/O
PA9 13 14 10 I/O 通用数字 I/O
PA10 14 15 11 I/O 可从关断状态唤醒的通用数字 I/O
PA11 15 16 12 I/O 可从关断状态唤醒的通用数字 I/O
PA12 16 13 I/O 通用数字 I/O
PA13 17 - I/O 通用数字 I/O
PA14 18 17 - I/O 通用数字 I/O
PA15 19 18 I/O 通用数字 I/O
PA16 20 19 I/O 通用数字 I/O
PA17 21 20 14 I/O 可从关断状态唤醒的通用数字 I/O
PA18 22 21 15 I/O 可从关断状态唤醒的通用数字 I/O
PA19 23 22 16 I/O 通用数字 I/O
PA20 24 23 17 I/O 通用数字 I/O
PA21 25 24 I/O 通用数字 I/O
PA22 26 25 18 I/O 通用数字 I/O
PA23 27 26 19 I/O 通用数字 I/O
PA24 28 27 20 I/O 通用数字 I/O
PA25 29 28 I/O 通用数字 I/O
PA26 30 1 1 I/O 通用数字 I/O
PA27 31 2 2 I/O 通用数字 I/O
PA28 - I/O 可从关断状态唤醒的通用数字 I/O
PA29 - I/O 通用数字 I/O
PA30 - I/O 通用数字 I/O
PA31 - I/O 可从关断状态唤醒的通用数字 I/O
GPIO PB0 - I/O 通用数字 I/O
PB1 - I/O 通用数字 I/O
PB2 - I/O 通用数字 I/O
PB3 - I/O 通用数字 I/O
PB4 - I/O 通用数字 I/O
PB5 - I/O 通用数字 I/O
PB6 - I/O 通用数字 I/O
PB7 - I/O 通用数字 I/O
PB8 - I/O 通用数字 I/O
PB9 - I/O 通用数字 I/O
PB10 - I/O 通用数字 I/O
PB11 - I/O 通用数字 I/O
PB12 - I/O 通用数字 I/O
PB13 - I/O 通用数字 I/O
PB14 - I/O 通用数字 I/O
PB15 - I/O 通用数字 I/O
PB16 - I/O 通用数字 I/O
PB17 - I/O 通用数字 I/O
PB18 - I/O 通用数字 I/O
PB19 - I/O 通用数字 I/O
PB20 - I/O 通用数字 I/O
PB21 - I/O 通用数字 I/O
PB22 - I/O 通用数字 I/O
PB23 - I/O 通用数字 I/O
PB24 - I/O 通用数字 I/O
PB25 - I/O 通用数字 I/O
PB26 - I/O 通用数字 I/O
PB27 - I/O 通用数字 I/O
I2C I2C0_SCL 2
15
5
16
12 I/O I2C0 串行时钟
I2C0_SDA 1
14
4
15
11 I/O I2C0 串行数据
I2C1_SCL 8
15
19
21
11
16
18
20
12
14
I/O I2C1 串行时钟
I2C1_SDA 7
14
20
22
10
15
19
21
11
15
I/O I2C1 串行数据
电源 VSS 5 8 6 P 接地电源
VDD 4 7 5 P 电源
VCORE 32 3 3 P 稳压内核电源输出
四方扁平无引线封装 (QFN) 焊盘 Pad - P QFN 封装外露散热焊盘TI 建议连接至 VSS
RTC RTC_OUT 13
31
2
14
2
10
O RTC 时钟输出
SPI SPI0_CS0 6
12
9 7 I/O SPI0 芯片选择 0
SPI0_CS1 7 10 - I/O SPI0 芯片选择 1
SPI0_CS2 28 27 20 I/O SPI0 芯片选择 2
SPI0_CS3 27 26 19 I/O SPI0 芯片选择 3
SPI0_SCK 10
15
16
13
16
9
12
13
I/O SPI0 时钟信号输入 – SPI 外设模式
时钟信号输出 – SPI 控制器模式
SPI0_POCI 8
14
17
11
15
11 I/O SPI0 控制器输入/外设输出
SPI0_PICO 9
13
18
12
14
17
8
10
I/O SPI0 控制器输出/外设输入
SPI1_CS0 6
30
1
9
1
7
I/O SPI1 芯片选择 0
SPI1_CS1 31 2 2 I/O SPI1 芯片选择 1
SPI1_CS2 19 18 I/O SPI1 芯片选择 2
SPI1_CS3 29 28 I/O SPI1 芯片选择 3
SPI1_SCK 21 20 14 I/O SPI1 时钟信号输入 – SPI 外设模式
时钟信号输出 – SPI 控制器模式
SPI1_POCI 20 19 I/O SPI1 控制器输入/外设输出
SPI1_PICO 22 21 15 I/O SPI1 控制器输出/外设输入
系统 NRST 3 6 4 I 复位输入低电平有效
Timer TIMG0_C0 9
16
27
12
26
8
13
19
I/O 通用计时器 0 CCR0 捕捉输入/比较输出
TIMG0_C1 10
17
28
13
27
9
20
I/O 通用计时器 0 CCR1 捕捉输入/比较输出
TIMG6_C0 9
25
12
24
8 I/O 通用计时器 6 CCR0 捕捉输入/比较输出
TIMG6_C1 10
26
13
25
9
18
I/O 通用计时器 6 CCR1 捕捉输入/比较输出
TIMG7_C0 7
21
27
30
1
10
20
26
1
14
19
I/O 通用计时器 7 CCR1 捕捉输入/比较输出
TIMG7_C1 6
8
11
22
28
31
2
9
11
21
27
2
7
15
20
I/O 通用计时器 7 CCR1 捕捉输入/比较输出
TIMG8_C0 2
7
9
11
25
27
30
1
5
10
12
24
26
1
8
19
I/O 通用计时器 8 CCR0 捕捉输入/比较输出
计时器(续) TIMG8_C1 1
6
8
10
26
31
2
4
9
11
13
25
2
7
9
18
I/O 通用计时器 8 CCR1 捕捉输入/比较输出
TIMG8_IDX 2
11
19
5
18
I 通用计时器 8 正交编码器索引脉冲输入
TIMG12_C0 14
18
15
17
11 I/O 32 位通用计时器 0 CCR0 捕捉输入/比较输出
TIMG12_C1 29 28 I/O 32 位通用计时器 0 CCR1 捕捉输入/比较输出
TIMA0_C0 1
12
25
4
24
I/O 高级控制计时器 0 CCR0 捕捉输入/比较输出
TIMA0_C0N 13
26
14
25
10
18
I/O 高级控制计时器 0 CCR0 捕捉输入/比较输出(反相)
TIMA0_C1 2
7
11
13
26
5
10
14
25
10
18
I/O 高级控制计时器 0 CCR1 捕捉输入/比较输出
TIMA0_C1N 8
13
29
11
14
28
10 I/O 高级控制计时器 0 CCR1 捕捉输入/比较输出(反相)
计时器(续) TIMA0_C2 7
11
14
19
10
15
18
11 I/O 高级控制计时器 0 CCR2 捕捉输入/比较输出
TIMA0_C2N 10
15
20
13
16
19
9
12
I/O 高级控制计时器 0 CCR2 捕捉输入/比较输出(反相)
TIMA0_C3 8
16
21
27
29
11
20
26
28
13
14
19
I/O 高级控制计时器 0 CCR3 捕捉输入/比较输出
TIMA0_C3N 17
22
28
21
27
15
20
I/O 高级控制计时器 0 CCR3 捕捉输入/比较输出(反相)
TIMA1_C0 14
19
21
15
18
20
11
14
I/O 高级控制计时器 1 CCR0 捕捉输入/比较输出
TIMA1_C0N 12
19
18 I/O 高级控制计时器 0 CCR3 捕捉输入/比较输出(反相)
TIMA1_C1 15
20
22
28
16
19
21
27
12
15
20
I/O 高级控制计时器 1 CCR1 捕捉输入/比较输出
TIMA1_C1N 13
20
14
19
10 I/O 高级控制计时器 1 CCR1 捕捉输入/比较输出(反相)
计时器(续) TIMA_FAL0 10
30
1
13
1
9
I 高级控制计时器 0 故障处理输入
TIMA_FAL1 1
9
4
12
8 I 高级控制计时器 1 故障处理输入
TIMA_FAL2 2
31
2
5
2 I 高级控制计时器 2 故障处理输入
UART UART0_TX 1
14
4
15
11 O UART0 发送数据
UART0_RX 2
15
5
16
12 I UART0 接收数据
UART0_CTS 13
18
14
17
10 I UART0“允许发送”流控制输入
UART0_RTS 12
19
18 O UART0“请求发送”流控制输出
UART1_TX 12
21
20 14 O UART1 发送数据
UART1_RX 13
22
14
21
10
15
I UART1 接收数据
UART1_CTS 25 24 I UART1“允许发送”流控制输入
UART1_RTS 26 25 18 O UART1“请求发送”流控制输出
UART2_TX 25
27
24
26
19 O UART2 发送数据
UART2_RX 26
28
25
27
18
20
I UART2 接收数据
UART2_CTS 7 10 - I UART2“允许发送”流控制输入
UART2_RTS 8 11 O UART2“请求发送”流控制输出
UART UART3_TX 18
30
1
17
1 O UART3 发送数据
UART3_RX 17
29
28 I UART3 接收数据
UART3_CTS 16
27
26 13
19
I UART3“允许发送”流控制输入
UART3_RTS 17
28
27 20 O UART3“请求发送”流控制输出
电压基准(3) VREF+ 27 26 19 I/O 电压基准 (VREF) 电源 - 外部基准输入/内部基准输出
VREF- 25 24 I/O 电压基准 (VREF) 接地电源 - 外部基准输入/内部基准输出
– = 不适用
I = 输入,O = 输出,I/O = 输入或输出,P = 电源
当使用 VREF+/- 为 ADC 等模拟外设提供外部电压基准时,必须在 VREF+ 与 VREF-/GND 之间放置一个去耦电容,该电容基于外部基准源