ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
分频器允许主输出和 LOGICLK 输出使用输入时钟的分频值。SYSREF 分频器用于对输入时钟进行分频,实现 SYSREF 生成和延迟。倍频器允许输出时钟的频率高于输入时钟。
| 类别 | 范围 | 注释 | ||
|---|---|---|---|---|
| 主时钟 | 缓冲器 | |||
| 分频器 | 2、3、4、5、6、7、8 | 奇数分频(1 除外)没有 50% 占空比 | ||
| 倍频器 | 2、3、4、5、6、7、8 | |||
| LOGICLK | 分频 | 预分频 | 1、2、4 | 总分频值 = 预分频值 × 分频器 0 的值 奇数分频(1 除外)没有 50% 占空比 逻辑 CLK2 总分频值 = 预分频值 x 分频器 0 的值 x 分频器 1 的值 |
| 分频器 0 | 1、2、3、… 1023 | |||
| 分频器 1 | 1、2、4、8 | |||
| SYSREF | 用于生成频率的分频 | 预分频 | 1、2、4 | 用于生成 SYSREF 的预分频时钟。总分频 = 预分频 × 分频 奇数分频没有 50% 占空比 |
| 分频 | 2、3、4、… 4095 | |||
| 用于生成延迟的分频 | 分频 | 2、4、8、16 | 该分频用于相位内插器,可根据输入频率进行设置。 | |