ZHCSTP1F August   2000  – February 2024 LMC6492 , LMC6494

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 6应用和实施
    1. 6.1 应用信息
      1. 6.1.1 输入共模电压范围
      2. 6.1.2 轨到轨输出
      3. 6.1.3 对输入电容进行补偿
      4. 6.1.4 容性负载容差
    2. 6.2 典型应用
      1. 6.2.1 应用电路
    3. 6.3 布局
      1. 6.3.1 布局指南
        1. 6.3.1.1 适用于高阻抗工作的印刷电路板布局布线
  8. 7器件和文档支持
    1. 7.1 器件支持
      1. 7.1.1 开发支持
        1. 7.1.1.1 Spice 精简模型
        2. 7.1.1.2 PSpice® for TI
        3. 7.1.1.3 TINA-TI™ 仿真软件(免费下载)
        4. 7.1.1.4 DIP-Adapter-EVM
        5. 7.1.1.5 DIYAMP-EVM
        6. 7.1.1.6 TI 参考设计
        7. 7.1.1.7 滤波器设计工具
    2. 7.2 接收文档更新通知
    3. 7.3 支持资源
    4.     商标
    5. 7.4 静电放电警告
    6. 7.5 术语表
  9. 8修订历史记录
  10. 9机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • D|8
散热焊盘机械数据 (封装 | 引脚)
订购信息

容性负载容差

所有轨到轨输出摆幅运算放大器在输出级中都具有电压增益。该积分器级中通常包含一个补偿电容器。主极点的频率位置受放大器上的阻性负载的影响。容性负载驱动能力可以通过使用与容性负载并联的适当阻性负载来优化(参阅典型曲线)。

直接容性负载可减小许多运算放大器的相位裕度。运算放大器输出阻抗和容性负载的组合形成反馈环路中的一个极点。图 6-6 中展示了 LMC649x 的开环输出阻抗。该极点会在放大器的单位增益交叉频率处引起相位滞后,从而导致振荡或欠阻尼的脉冲响应。通过使用一些外部元件,运算放大器可以轻松间接驱动容性负载,如图 6-7 中所示。

GUID-20231109-SS0I-F1VN-WLVD-0TX76DBL5WXF-low.svg图 6-6 LMC649x 开环输出阻抗
GUID-5C88E886-4C34-49E0-90C7-E474D5BC65A7-low.png图 6-7 LMC649x 同相放大器,在经过补偿后可处理容性负载