ZHCSJ30A November   2018  – March 2021 LM3880-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  7. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 使能引脚运行
      2. 7.3.2 不完整序列运行
    4. 7.4 器件功能模式
      1. 7.4.1 通过 EN 引脚上电
      2. 7.4.2 通过 EN 引脚下电
  8. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 开漏标志上拉
      2. 8.1.2 启用器件
    2. 8.2 典型应用
      1. 8.2.1 三个电源的简单时序
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 使用独立的标记电平进行时序控制
    3. 8.3 注意事项
      1.      电源建议
  9. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  10. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 器件命名规则
    2. 10.2 社区资源
    3. 10.3 商标
      1.      机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

不完整序列运行

如果使能信号在整个上电序列中保持高电平,则器件将按标准时序图所示运行。不过,如果在上电序列完成之前使能信号取消置位,则器件将进入受控关断状态。这样系统就可以执行受受控上下电,从而防止发生任何锁存情况。只有在计时器 1 完成后,但在整个上电序列完成之前使能引脚取消置位时,才会出现此状态。

发生该事件时,EN 引脚的下降沿将使当前计时器复位,并允许在开始下电序列之前完成剩余的上电周期。下电序列在最后一个上电标志之后大约 120ms 开始。这样可以在系统下电之前使各电压轨输出保持稳定。#SNVS45119886 展示了该操作。

GUID-049CE7A8-FA0C-4E2B-9230-3AC3A690422D-low.gif图 7-3 不完整的上电序列

当使能信号取消置位时,器件将开始其下电序列。如果在下电序列完成之前将使能信号拉高,则器件将确保在开始上电之前完成下电序列。这可确保系统不会部分下电和上电,并有助于防止发生锁存事件(例如在 FPGA 和微处理器中)。只有在计时器 1 完成后,但在整个下电序列完成之前使能引脚被拉高时,才会出现此状态。

发生该事件时,使能引脚的上升沿将使当前计时器复位,并允许在开始上电序列之前完成剩余的下电周期。上电序列在最后一个下电标志之后大约 120ms 开始。这样系统就可以在系统上电之前使各电压轨都下电。#SNVS4513273 展示了该操作。

GUID-00AF6824-62D6-489F-9ACC-0F1C32FA0880-low.gif图 7-4 不完整的下电序列

所有内部计时器都由具有极低温度系数的主时钟生成。这样可以在整个温度范围内实现很高的精度,并在各个计时器之间实现一致的比率。计时器 1 和 4 具有约 400µs 的额外延迟,这是 EPROM 刷新的结果。该刷新时间和所有的计时器延迟(最短计时器坚持除外)相比影响非常微小。