ZHCSO32D September   2000  – December 2025 INA126 , INA2126

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息:INA126
    5. 5.5 热性能信息:INA2126
    6. 5.6 电气特性
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
    4. 6.4 器件功能模式
      1. 6.4.1 单电源供电
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 设置增益
        2. 7.2.2.2 失调修整
        3. 7.2.2.3 输入偏置电流返回
        4. 7.2.2.4 输入共模范围
        5. 7.2.2.5 输入保护
        6. 7.2.2.6 通道串扰 — 双通道版本
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
      1. 7.3.1 低压运行
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 PSpice® for TI
      2. 8.1.2 器件命名规则
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

INA126 INA2126 INA126:P(8 引脚 PDIP)、D(8 引脚 SOIC)以及 DGK(8 引脚 VSSOP)封装,顶视图图 4-1 INA126:P(8 引脚 PDIP)、D(8 引脚 SOIC)以及 DGK(8 引脚 VSSOP)封装,顶视图
表 4-1 引脚功能:INA126
引脚 类型(1) 说明
编号 名称
1、8 RG 增益设置引脚。对于大于 5 的增益,在引脚 1 和引脚 8 之间放置一个增益电阻器。
2 V–IN I 负输入
3 V+IN I 正输入
4 V– 负电源
5 参考 I 基准输入。该引脚必须由低阻抗驱动,或者接地。
6 VO O 输出
7 V+ 正电源
I = 输入,O = 输出
INA126 INA2126 INA2126:N(16 引脚 PDIP)、D(16 引脚 SOIC)以及 DBQ(16 引脚 SSOP)封装,顶视图图 4-2 INA2126:N(16 引脚 PDIP)、D(16 引脚 SOIC)以及 DBQ(16 引脚 SSOP)封装,顶视图
表 4-2 引脚功能:INA2126
引脚 类型(1) 说明
编号 名称
1 V–INA I 放大器 A 的负输入
2 V+INA I 放大器 A 的正输入
3、4 RGA 放大器 A 的增益设置引脚。对于大于 5 的增益,在引脚 3 和引脚 4 之间放置一个增益电阻器。
5 RefA I 放大器 A 的基准输入。该引脚必须由低阻抗驱动,或者接地。
6 VOA O 放大器 A 的输出
7 SenseA I 放大器 A 的反馈。连接到 VOA,放大器 A 输出。
8 V– 负电源
9 V+ 正电源
10 SenseB I 放大器 B 的反馈。连接到 VOB,放大器 B 输出。
11 VOB O 放大器 B 的输出
12 RefB I 放大器 B 的基准输入。该引脚必须由低阻抗驱动,或者接地。
13、14 RGB 放大器 B 的增益设置引脚。对于大于 5 的增益,在引脚 13 和引脚 14 之间放置一个增益电阻器。
15 V+INB I 放大器 B 的正输入
16 V–INB I 放大器 B 的负输入
I = 输入,O = 输出