ZHCSYO8B July 2025 – October 2025 F28E120SB , F28E120SC
PRODUCTION DATA
在下列假设下两个 SOC 的 ADC 转换时序:
表 6-18 列出了 ADC 时序参数的说明。
| 参数 | 说明 |
|---|---|
| tSH | S+H 窗口的持续时间。 |
| 在该窗口结束时,S+H 电容器上的值则变为待转换成数字值的电压。持续时间由 (ACQPS + 1) 个 SYSCLK 周期计算得出。ACQPS 可以为每个 SOC 单独配置,因此对于不同的 SOC,tSH 不一定相同。 | |
| 注意:无论器件时钟设置如何,S+H 电容器上的值均在 S+H 窗口结束前大约 5ns 时被采集。 | |
| tLAT | 从 S+H 窗口结束到 ADC 结果锁存到 ADCRESULTx 寄存器的时间。 |
| 如果在此时间之前读取 ADCRESULTx 寄存器,返回的是之前的转换结果。 | |
| tEOC | 从 S+H 窗口结束到下一个 ADC 转换的 S+H 窗口可以开始的时间。后续采样可以在锁存转换结果之前开始。 |
| tINT | 从 S+H 窗口结束到设置 ADCINT 标志(如果已配置)的时间。 |
| 如果 ADCCTL1 寄存器中的 INTPULSEPOS 位被置位,tINT 将与转换结束 (EOC) 信号相一致。 | |
| 如果 INTPULSEPOS 位为 0,tINT 将与 S+H 窗口的结束相一致。如果 tINT 触发读取 ADC 结果寄存器(通过触发读取结果的 ISR 来读取),必须注意确保读取发生在结果锁存之后(否则,读取的是之前的结果)。 | |
| tDMA | 当 ADCCTL1.TDMAEN = 1 时,从 S+H 窗口结束到触发 DMA 读取 ADC 转换结果的时间。 |
| 如果 TDMAEN 设置为 0,则会在 TINT 时发生 DMA 触发。在某些情况下,可以在 ADCRESULT 值被锁存之前设置 ADCINT 标志。为了确保 DMA 读取发生在 ADCRESULT 值被锁存之后,应向 ADCCTL1.TDMAEN 写入 1 来启用 DMA 时序。 |
| ADCCLK 预分频 | SYSCLK 周期 | |||||
|---|---|---|---|---|---|---|
| ADCCTL2。预分频 | 预分频比 | tEOC | tLAT | tINT (Early)(1) |
tINT (Late) |
tDMA |
| 0 | 1 | 12 | 17 | 1 | 12 | 17 |
| 2 | 2 | 24 | 34 | 1 | 24 | 34 |
| 4 | 3 | 36 | 41 | 1 | 36 | 41 |
| 8 | 5 | 60 | 65 | 1 | 60 | 65 |
| 10 | 6 | 72 | 77 | 1 | 72 | 77 |
| 12 | 7 | 84 | 89 | 1 | 84 | 89 |
| 14 | 8 | 96 | 101 | 1 | 96 | 101 |
| ADCCLK 预分频 | SYSCLK 周期 | |||||
|---|---|---|---|---|---|---|
| ADCCTL2。预分频 | 预分频比 | tEOC | tLAT | tINT (Early)(1) |
tINT (Late) |
tDMA |
| 0 | 1 | 11 | 16 | 1 | 11 | 16 |
| 2 | 2 | 24 | 34 | 1 | 24 | 34 |
| 4 | 3 | 36 | 41 | 1 | 36 | 41 |
| 6 | 4 | 47 | 52 | 1 | 47 | 52 |
| 8 | 5 | 59 | 64 | 1 | 59 | 64 |
| 10 | 6 | 71 | 76 | 1 | 71 | 76 |
| 12 | 7 | 83 | 88 | 1 | 83 | 88 |
| 14 | 8 | 95 | 100 | 1 | 95 | 100 |