ZHCSXG2P September 2006 – August 2024 DS90UR124-Q1 , DS90UR241-Q1
PRODUCTION DATA
| TPWDNB (引脚 9) | DEN (引脚 18) | RAOFF (引脚 12) | TX PLL 状态 (内部) | LVDS 输出 (引脚 19 和 20) |
|---|---|---|---|---|
| L | X | X | X | 高阻态 |
| H | L | X | X | 高阻态 |
| H | H | X | 未锁定 | 高阻态 |
| H | H | L | 已锁定 | 具有嵌入式时钟的串行化数据(兼容 DS90UR124) |
| H | H | H | 已锁定 | 具有嵌入式时钟的串行化数据(兼容 DS90C124) |
| RPWDNB (引脚 48) | REN (引脚 60) | RAOFF (引脚 63) | Rx PLL 状态 (内部) | ROUTn 和 RCLK (请参阅“引脚图”) | LOCK (引脚 23) |
|---|---|---|---|---|---|
| L | X | X | X | 高阻态 | 高阻态 |
| H | L | X | X | 高阻态 | L = PLL 未锁定; H = PLL 锁定 |
| H | H | X | 未锁定 | 高阻态 | L |
| H | H | L | 已锁定 | 数据和 RCLK 有效(兼容 DS90UR241) | H |
| H | H | H | 已锁定 | 数据和 RCLK 有效(兼容 DS90C241) | H |