ZHCSXG2P September   2006  – August 2024 DS90UR124-Q1 , DS90UR241-Q1

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 TCLK 的串行器输入时序要求
    7. 5.7 串行器开关特性
    8. 5.8 解串器开关特性
    9. 5.9 典型特性
  7. 6详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  初始化和锁定机制
      2. 6.3.2  数据传输
      3. 6.3.3  重新同步
      4. 6.3.4  断电
      5. 6.3.5  三态
      6. 6.3.6  预加重
      7. 6.3.7  交流耦合和终端
        1. 6.3.7.1 接收器终端选项 1
        2. 6.3.7.2 接收器终端选项 2
        3. 6.3.7.3 接收器终端选项 3
      8. 6.3.8  信号质量增强器
      9. 6.3.9  @SPEED-BIST 测试功能
      10. 6.3.10 DS90C241 和 DS90C124 的向后兼容模式
    4. 6.4 器件功能模式
  8.   应用和实施
    1. 7.1 应用信息
      1. 7.1.1 使用 DS90UR241 和 DS90UR124
      2. 7.1.2 显示应用
      3. 7.1.3 典型应用连接
    2. 7.2 典型应用
      1. 7.2.1 DS90UR241-Q1 典型应用连接
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 电源注意事项
          2. 7.2.1.2.2 噪声容限
          3. 7.2.1.2.3 传输介质
          4. 7.2.1.2.4 46
          5. 7.2.1.2.5 热链路插入
        3. 7.2.1.3 应用曲线
      2. 7.2.2 DS90UR124 典型应用连接
        1. 7.2.2.1 设计要求
        2. 7.2.2.2 详细设计过程
        3. 7.2.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
        1. 7.4.1.1 PCB 布局和电源系统注意事项
        2. 7.4.1.2 LVDS 互连指南
      2. 7.4.2 布局示例
  9. 7器件和文档支持
    1. 7.1 器件支持
    2. 7.2 文档支持
      1. 7.2.1 相关文档
    3. 7.3 接收文档更新通知
    4. 7.4 支持资源
    5. 7.5 商标
    6. 7.6 静电放电警告
    7. 7.7 术语表
  10. 8修订历史记录
  11.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

DS90UR241 串行器和 DS90UR124 解串器芯片组是一对易于使用的发送器和接收器,可通过单个串行 LVDS 链路发送 24 位并行 LVCMOS 数据(吞吐量为 120Mbps 至 1.03Gbps)。DS90UR241 将 24 位宽的并行 LVCMOS 数据转换为包含嵌入式时钟的单个高速 LVDS 串行数据流,并对数据进行扰乱/直流平衡以提高信号质量,从而支持交流耦合。DS90UR124 接收 LVDS 串行数据流并将其转换回 24 位宽的并行数据和恢复的时钟。24 位串行器/解串器芯片组旨在以 5MHz 至 43MHz 的时钟速度通过屏蔽双绞线 (STP) 传输数据长达 10 米。

解串器可以在不使用单独参考时钟源的情况下锁定到数据流,从而大大简化系统复杂性和总体成本。无论数据模式如何,解串器都可同步到串行器,实现真正的自动“即插即锁”性能。它会锁定到传入的串流,而无需特殊的训练模式或同步字符。解串器从传入的数据流中提取嵌入式时钟信息并验证数据完整性,恢复时钟和数据,然后对数据进行解串。解串器监视传入的时钟信息、确定锁定状态并在发生锁定时将 LOCK 输出置为高电平。

此外,解串器还支持可选的 @SPEED BIST(内置自检)模式、BIST 错误标志和 LOCK 状态报告引脚。宽并行输出上的信号质量通过 SLEW 控制和组压摆 (PTOSEL) 输入控制,有助于降低噪声和系统 EMI。每个器件有一个断电控制,以在各种应用中实现高效运行。