ZHCSXG2P September 2006 – August 2024 DS90UR124-Q1 , DS90UR241-Q1
PRODUCTION DATA
DS90UR241 串行器和 DS90UR124 解串器芯片组是一对易于使用的发送器和接收器,可通过单个串行 LVDS 链路发送 24 位并行 LVCMOS 数据(吞吐量为 120Mbps 至 1.03Gbps)。DS90UR241 将 24 位宽的并行 LVCMOS 数据转换为包含嵌入式时钟的单个高速 LVDS 串行数据流,并对数据进行扰乱/直流平衡以提高信号质量,从而支持交流耦合。DS90UR124 接收 LVDS 串行数据流并将其转换回 24 位宽的并行数据和恢复的时钟。24 位串行器/解串器芯片组旨在以 5MHz 至 43MHz 的时钟速度通过屏蔽双绞线 (STP) 传输数据长达 10 米。
解串器可以在不使用单独参考时钟源的情况下锁定到数据流,从而大大简化系统复杂性和总体成本。无论数据模式如何,解串器都可同步到串行器,实现真正的自动“即插即锁”性能。它会锁定到传入的串流,而无需特殊的训练模式或同步字符。解串器从传入的数据流中提取嵌入式时钟信息并验证数据完整性,恢复时钟和数据,然后对数据进行解串。解串器监视传入的时钟信息、确定锁定状态并在发生锁定时将 LOCK 输出置为高电平。
此外,解串器还支持可选的 @SPEED BIST(内置自检)模式、BIST 错误标志和 LOCK 状态报告引脚。宽并行输出上的信号质量通过 SLEW 控制和组压摆 (PTOSEL) 输入控制,有助于降低噪声和系统 EMI。每个器件有一个断电控制,以在各种应用中实现高效运行。