ZHCSRA2A December 2022 – July 2025 DAC53204W , DAC63204W
PRODUCTION DATA
TA = 25°C,VDD = 5.5V,外部基准 = 5.5V,增益 = 1 ×,12 位分辨率,且 DAC 输出为空载(除非另有说明)
| 内部基准,增益 = 4 × |
| 内部基准,增益 = 4 × |
| 内部基准,增益 = 4 × |
| DAC 通道位于中标度 |
| DAC 通道位于中标度 | ||
| 满量程到零标度摆幅 |
| DAC 处于零标度 |
| 内部基准,增益 = 4 × |
| 内部基准,增益 = 4 ×,f = 0.1Hz 至 10Hz |
| DAC 通道位于中标度 |
| 零标度到满量程摆幅 |
| DAC 处于高阻态断电模式 |
| 通道 2 为所用通道,所有其他通道均为干扰通道 |
| f = 0.1Hz 至 10Hz |