ZHCSRX2A March 2023 – July 2025 DAC53004W , DAC63004W
PRODUCTION DATA
| 最小值 | 标称值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| fSCLK | 串行时钟频率 | 50 | MHz | ||
| tSCLKHIGH | SCLK 高电平时间 | 9 | ns | ||
| tSCLLOW | SCLK 低电平时间 | 9 | ns | ||
| tSDIS | SDI 设置时间 | 8 | ns | ||
| tSDIH | SDI 保持时间 | 8 | ns | ||
| tCSS | CS 到 SCLK 下降沿建立时间 | 18 | ns | ||
| tCSH | SCLK 下降沿到 CS 上升沿 | 10 | ns | ||
| tCSHIGH | CS 高电平时间 | 50 | ns | ||
| tDACWAIT | 同一通道的顺序 DAC 更新等待时间(后续 LDAC 下降沿之间的时间) | 2 | µs | ||
| tBCASTWAIT | 广播 DAC 更新等待时间(后续 LDAC 下降沿之间的时间) | 2 | µs | ||