ZHCSUP2 March 2025 BQ76907-Q1
PRODUCTION DATA
图 5-1 BQ76907-Q1 引脚排列| 引脚 | I/O | 类型 | 说明 | |
|---|---|---|---|---|
| 编号 | 名称 | |||
| 1 | VC4 | I | IA | 电池组底部第四个电芯的检测电压输入引脚,为电池组底部第四个电芯提供均衡电流输入,并为电池组底部第五个电芯返回均衡电流 |
| 2 | VC3 | I | IA | 栈底第三个电芯的检测电压输入引脚,为栈底第三个电芯提供均衡电流输入,并为栈底第四个电芯返回均衡电流 |
| 3 | VC2 | I | IA | 栈底第二个电芯的检测电流输入引脚,为栈底第二个电芯提供均衡电流输入,并为栈底第三个电芯返回均衡电流 |
| 4 | VC1 | I | IA | 栈底第一个电芯的检测电压输入引脚,为栈底第一个电芯提供均衡电流输入,并为栈底第二个电芯返回均衡电流 |
| 5 | VC0 | I | IA | 栈底第一个电芯负极端子的检测电压输入引脚,为栈底第一个电芯返回均衡电流 |
| 6 | SRP | I | IA | 连接到内部库仑计外设的模拟输入引脚,用于在 SRP 和 SRN 之间集成一个小电压,其中 SRP 是感应电阻器的顶部。充电电流会在 SRP 处产生相对于 SRN 的正电压。 |
| 7 | SRN | I | IA | 连接到内部库仑计外设的模拟输入引脚,用于在 SRP 和 SRN 之间集成一个小电压,其中 SRN 是感应电阻器的底部。充电电流会在 SRP 处产生相对于 SRN 的正电压。 |
| 8 | TS | I/O | I/OA | 热敏电阻或通用 ADC 输入并充当从 SHUTDOWN 状态唤醒, |
| 9 | DSG | O | OA | NMOS 放电 FET 驱动输出引脚 |
| 10 | CHG | O | OA | NMOS 充电 FET 驱动输出引脚 |
| 11 | VSS | — | P | 器件接地 |
| 12 | SCL | I/O | I/OD | I2C 串行通信总线时钟 |
| 13 | SDA | I/O | I/OD | I2C 串行通信总线数据 |
| 14 | ALERT | O | OD | 数字中断输出引脚 |
| 15 | REGOUT | O | OA | LDO 输出,可编程为 1.8V、2.5V、3.0V、3.3V 或 5.0V。 |
| 16 | REGSRC | I | IA | REGOUT LDO 的输入引脚,也用作 CHG 和 DSG FET 驱动器的电源。 |
| 17 | BAT | I | P | 主电源输入引脚 |
| 18 | VC7 | I | IA | 栈底第七个电芯的检测电压输入引脚,为栈底第七个电芯提供均衡电流输入,并用作栈顶测量点 |
| 19 | VC6 | I | IA | 电池组底部第六个电芯的检测电压输入引脚,为电池组底部第六个电芯提供均衡电流输入,并为电池组底部第七个电芯返回均衡电流 |
| 20 | VC5 | I | IA | 电池组底部第五个电芯的检测电压输入引脚,为电池组底部第五个电芯提供均衡电流输入,并为电池组底部第六个电芯返回均衡电流 |