ZHCUBS7 February   2024 ULN2003A

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1. 2.1 跳线信息
    2. 2.2 测试点
  7. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  8. 4其他信息
    1. 4.1 商标

跳线信息

ULN2004ADEVM 跳线用于并联通道,以获得额外的电流能力。表 3-1 展示了 ULN2003ADEVM 的相关配置跳线以及关联的值。每个引脚功能的详细信息请参考 ULN2003A 数据表。

注: 跳线丝印上的白色标记反映了跳线的位置 1。
表 2-1 跳线配置
跳线功能,设置
JP1连接 1 和 2 以连接 1B 和 2B 达林顿基极输入端。
JP2连接 1 和 2 以连接 2B 和 3B 达林顿基极输入端。
JP3连接 1 和 2 以连接 3B 和 4B 达林顿基极输入端。
JP4连接 1 和 2 以连接 4B 和 5B 达林顿基极输入端。
JP5连接 1 和 2 以连接 5B 和 6B 达林顿基极输入端。
JP6连接 1 和 2 以连接 6B 和 7B 达林顿基极输入端。
JP8连接 1 和 2 以连接 1C 和 2C 达林顿集电极输出端。
JP9连接 1 和 2 以连接 2C 和 3C 达林顿集电极输出端。
JP10连接 1 和 2 以连接 3C 和 4C 达林顿集电极输出端。
JP11连接 1 和 2 以连接 4C 和 5C 达林顿集电极输出端。
JP12连接 1 和 2 以连接 5C 和 6C 达林顿集电极输出端。
JP13连接 1 和 2 以连接 6C 和 7C 达林顿集电极输出端。