ZHCADI7A January   2016  – December 2023 DP83822H , DP83822HF , DP83822I , DP83822IF , DP83825I , DP83826E , DP83826I

 

  1.   1
  2.   DP8382x IEEE 802.3u 合规性和调试
  3.   商标
  4. 1术语
  5. 2标准和系统要求
    1. 2.1 标准
    2. 2.2 测试设备供应商
    3. 2.3 测试设备要求
  6. 3以太网物理层合规性测试
    1. 3.1 标准测试设置和过程
    2. 3.2 100BASE-TX 合规性测试
      1. 3.2.1 模板(有源输出接口)
      2. 3.2.2 差分输出电压
      3. 3.2.3 上升和下降时间
      4. 3.2.4 波形过冲
      5. 3.2.5 抖动
      6. 3.2.6 占空比失真
      7. 3.2.7 回波损耗
    3. 3.3 10BASE-Te 合规性测试
      1. 3.3.1 链路脉冲
      2. 3.3.2 10BASE-Te 标准
        1. 3.3.2.1 TP_IDL
        2. 3.3.2.2 内部 MAU
        3. 3.3.2.3 使用 TPM 时的抖动
        4. 3.3.2.4 不使用 TPM 时的抖动
        5. 3.3.2.5 差分电压
        6. 3.3.2.6 共模电压
        7. 3.3.2.7 回波损耗
        8. 3.3.2.8 谐波含量
  7. 4如何调整 DP83825 VoD 摆幅
    1. 4.1 调整 DP83825 VoD 摆幅的示例
  8. 5适用于 DP8382x 的 IEEE802.3u 合规性测试脚本
  9. 6参考文献
  10. 7修订历史记录

上升和下降时间

目的:确保器件的上升和下降时间在指定范围内。

通过条件:上升和下降时间(正负电压电平都在 10% 到 90% 之间)必须在 3ns 到 5ns 之间。最大和最小上升和下降时间必须在 0.5ns 以内。

GUID-7B41FE3B-4C81-4D52-ADC5-954E4CC70866-low.png图 3-4 100BASE-TX 上升时间示例波形
GUID-989B5401-4154-4301-B426-26FC3D818732-low.png图 3-5 100BASE-TX 下降时间示例波形