ZHCAC48 February   2023 TLC6C5748-Q1

 

  1.   摘要
  2.   商标
  3. 1引言
  4. 2低 EMI 的设计注意事项
    1. 2.1 设计注意事项概述
    2. 2.2 详细的注意事项
      1. 2.2.1 顶层架构
      2. 2.2.2 高频信号
        1. 2.2.2.1  原始设置
        2. 2.2.2.2  3.3V I/O 电压,而非 5V
        3. 2.2.2.3  为具有展频的 GSCLK 使用独立 OSC
        4. 2.2.2.4  不在 GSCLK 上使用缓冲器
        5. 2.2.2.5  在 GSCLK 上使用缓冲器
        6. 2.2.2.6  降低信号频率
        7. 2.2.2.7  放置和 PCB 布局
        8. 2.2.2.8  ESD 增强
        9. 2.2.2.9  演示和测试结果
        10. 2.2.2.10 基准测试结果
  5. 3总结
  6. 4参考文献

为具有展频的 GSCLK 使用独立 OSC

图 2-4 展示了从 GSCLK 生成的高 EMI 噪声峰值。为避免出现 EMI 噪声峰值,常用的方法是使用与频谱无关的 OSC。通常,微控制器可以产生展频时钟信号,但与振荡器相比,它通常具有较高的 EMI 噪声。独立 OSC 可以放置在最靠近第一个 LED 驱动器的位置,从而可缩短信号路径。图 2-5 展示了为具有展频的 GSCLK 使用独立 OSC 时的测试结果。

GUID-B639A177-E0CD-4943-A049-03ACB91CB917-low.jpg 图 2-5 使用 3.3V IO 电压设置、带 SSC 的 GSCLK 并在 45MHz 到 439MHz 范围内移除缓冲器(垂直方向)的测试结果