ZHCSGW7 October   2017 UCC256304

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     简化原理图
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 技术规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议的工作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 开关特性
    7. 6.7 典型特性
  7. 详细 说明
    1. 7.1 概述
    2. 7.2 功能框图
    3. 7.3 特性 说明
      1. 7.3.1  混合迟滞控制
      2. 7.3.2  稳压 12V 电源
      3. 7.3.3  反馈链
      4. 7.3.4  光耦合器反馈信号输入和偏置
      5. 7.3.5  系统外部关断
      6. 7.3.6  选择低电平块和软启动多路复用器
      7. 7.3.7  选择高电平模块和突发模式多路复用器
      8. 7.3.8  VCR 比较器
      9. 7.3.9  谐振电容器电压感应
      10. 7.3.10 谐振电流感应
      11. 7.3.11 恒压电压感应
      12. 7.3.12 输出电压感应
      13. 7.3.13 高压栅极驱动器
      14. 7.3.14 保护功能
        1. 7.3.14.1 ZCS 区保护
        2. 7.3.14.2 过流保护 (OCP)
        3. 7.3.14.3 输出过压保护 (VOUTOVP)
        4. 7.3.14.4 输入过压保护 (VINOVP)
        5. 7.3.14.5 输入欠压保护 (VINUVP)
        6. 7.3.14.6 引导 UVLO
        7. 7.3.14.7 RVCC UVLO
        8. 7.3.14.8 过热保护 (OTP)
    4. 7.4 器件功能模式
      1. 7.4.1 突发模式控制
      2. 7.4.2 高电压启动
      3. 7.4.3 X 电容器放电
      4. 7.4.4 软启动和突发模式阈值
      5. 7.4.5 系统状态和故障状态机
      6. 7.4.6 波形发生器状态机
  8. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计流程
        1. 8.2.2.1  使用 WEBENCH® 工具创建定制设计
        2. 8.2.2.2  LLC 功率级要求
        3. 8.2.2.3  LLC 增益范围
        4. 8.2.2.4  选择 Ln 和 Qe
        5. 8.2.2.5  确定等效负载电阻
        6. 8.2.2.6  确定 LLC 谐振电路的组件参数
        7. 8.2.2.7  LLC 初级侧电流
        8. 8.2.2.8  LLC 次级侧电流
        9. 8.2.2.9  LLC 变压器
        10. 8.2.2.10 LLC 谐振电感器
        11. 8.2.2.11 LLC 谐振电容器
        12. 8.2.2.12 LLC 初级侧 MOSFET
        13. 8.2.2.13 自适应死区时间的设计注意事项
        14. 8.2.2.14 LLC 整流器二极管
        15. 8.2.2.15 LLC 输出电容器
        16. 8.2.2.16 HV 引脚串联电阻器
        17. 8.2.2.17 BLK 引脚分压器
        18. 8.2.2.18 BW 引脚分压器
        19. 8.2.2.19 ISNS 引脚微分器
        20. 8.2.2.20 VCR 引脚电容分压器
        21. 8.2.2.21 突发模式编程
        22. 8.2.2.22 软启动电容器
      3. 8.2.3 应用曲线
  9. 电源建议
    1. 9.1 VCC 引脚电容器
    2. 9.2 引导电容器
    3. 9.3 RVCC 引脚电容器
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  11. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 开发支持
        1. 11.1.1.1 使用 WEBENCH® 工具创建定制设计
    2. 11.2 文档支持(如果适用)
      1. 11.2.1 相关文档
    3. 11.3 接收文档更新通知
    4. 11.4 社区资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

X 电容器放电

二极管桥式整流器交流侧的 EMC 滤波器中使用的 X 电容器必须要能够允许其在特定的时间内放电到合理的电压,这是为了确保主电源线的引脚上不会无限期地存在电压。

通常情况下,显式放电电阻器与电容器并联提供放电路径,但只要电源与交流电连接,这些电容器随后就会导致固定的持续功率损失,并且为了达到极低的待机功率而变得更加明显。

每增加 100nF 电容,就必须并联增加最高 10MΩ 的泄漏电阻器。对于典型电容为 330 nF 的典型 60W 至 100W 电源,这需要 3MΩ 放电电阻。在 230V 标称高压线路上,这些电阻器消耗的持续功率损失为 17.63mW。因此,必须找到替代方法来使用开关放电路径给 X 电容器放电,避免静态持续损失。

关于 X 电容器放电有几个标准。IEC60950 和 IEC60065 要求放电时间常量小于 1s;IEC62368 要求在断开交流电 2s 后,X 电容器上的剩余电压小于 60V(电容为 300nF 或更高)。UCC256304 使用有源放电方案来支持最高达 5μF 的 X 电容器快速放电。

为了满足标准要求,应检测交流电断开事件。UCC256304 通过监控经由 HV 引脚的交流过零来检测交流电断开。存在交流电时,一个线路周期中将有两次交流过零。当交流电断开时,在较长的时间内没有过零。Figure 44 显示了整流交流波形。在该图中,在最后一个半交流周期峰值时断开交流电。实际上,在一个开关周期的任何位置都可以断开。

UCC256304 fig33_sluscu6.gifFigure 44. 交流电断开波形

为了可靠地检测过零并减少功耗,每隔 700ms 生成一个阶梯测试电流。如果在最高测试电流设置中连续出现 4 次过零缺失,则确认交流断开并启用 IXCapDischarge 电流源。下方的波形显示阶梯电流波形:

UCC256304 fig34_sluscu6.gifFigure 45. X 电容器放电的阶梯测试电流

测试电流是实现可靠的交流过零检测所必需的。简单来说,这是因为交流桥式整流器二极管中的泄漏电流将影响极轻负载时的过零检测。HV 引脚上增加的测试电流将克服泄漏电流,确保检测到 HV 引脚上的交流过零。如果在任何测试电流阶段检测到一次过零,则意味着交流没有断开。测试电流将立即断开,且系统进入 700ms 无测试电流阶段。

UCC256304 fig35_sluscu6.gifFigure 46. 不同的阶梯电流波形

Figure 46 显示了不同的阶梯电流波形。最后一个波形显示检测到交流断开,且启用 x 电容器放电电流。x 电容器放电电流的启用状态持续 350ms。交流过零功能在所有运行模式下可用,并且在任何时候都可用。Figure 47 显示了交流过零检测和 X 电容器放电的流程图。

打开 JFET 可以产生放电电流 IXCapDischarge,并且启用从 JFET 源接地的电流源。采用接地放电而不采用 VCC 放电的原因是防止 VCC 达到 VCCStartSwitching。刚好在 OVP 事件前断开交流时,VCC 上的电压接近于达到 VCCStartSwitching。

在 LATCH 状态中,JFET 已经开启,且当作 VCC 调节环路的传递元件使用。JFET 源端子与 VCC 引脚之间的开关关闭。如果在不从 VCC 引脚上断开 JFET 的情况下启用 X 电容器放电电流源,放电电流必须先给 VCC 电压放电,这需要长时间保持大量电流。为了避免出现这种问题,在 LATCH 状态中,先从 VCC 上断开 JFET。放电阶段结束后,重新打开 JFET 和 VCC 之间的开关。下方显示电路图和 LATCH 状态中的 x 电容器放电过程。

UCC256304 fig47b_sluscu6.gifFigure 47. 交流 ZCD 和 X 电容器放电流程图