ZHCS949C June   2012  – January 2024 TLC59283

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 存储条件
    3. 5.3 ESD 等级
    4. 5.4 建议运行条件
    5. 5.5 热性能信息
    6. 5.6 电气特性
    7. 5.7 计时特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 参数测量信息
    1. 6.1 引脚等效输入和输出原理图
    2. 6.2 测试电路
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 恒定灌电流值设置
      2. 7.3.2 恒流驱动器开关控制
      3. 7.3.3 噪声降低
        1. 7.3.3.1 内部预充电 FET
        2. 7.3.3.2 提高输出控制环路稳定性
  9. 寄存器配置
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用性能曲线图
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 第三方产品免责声明
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置

GUID-2B434755-CE7F-4F81-8201-8D0F60DC96F7-low.gif图 4-1 DBQ 封装SSOP-24 和 QSOP-24(顶视图)
GUID-63ABC29E-2352-47DA-A175-E20128E75B8C-low.gif图 4-2 RGE 封装QFN-24(顶视图)
注:散热焊盘未在内部连接到 GND。散热焊盘必须通过印刷电路板 (PCB) 模式连接至 GND。
表 4-1 引脚功能
引脚 I/O 说明
名称 编号
DBQ RGE
空白 21 18 I 所有输出均为空(空白);施密特缓冲器输入。当 BLANK 为高电平时,所有恒流输出(OUT0 至 OUT15)均被强制关闭,并且所有预充电 FET 均导通。当 BLANK 为低电平时,所有恒流输出均由输出开关数据锁存器中的数据控制,并且所有预充电 FET 均关断。该引脚在内部通过 500kΩ(典型值)电阻上拉至 VCC
GND 1 22 电源地
IREF 23 20 I/O 恒流值设置,通过在 IREF 和 GND 之间连接一个外部电阻器,可将 OUT0 至 OUT15 恒定灌电流输出设置为所需的值。
LAT 4 1 I 电平触发锁存器;施密特缓冲器输入。当 LAT 为高电平时,16 位移位寄存器中的数据继续传输到输出开关数据锁存器。因此,如果在 LAT 为高电平时改变 16 位移位寄存器中的数据,数据锁存器中的数据也会改变。当 LAT 为低电平时,数据锁存器中的数据将保持不变。该引脚在内部通过 500kΩ(典型值)电阻下拉至 GND。
OUT0 5 2 O 恒流输出。每个输出都可与其他输出连接在一起,以增加恒定电流。可以向每个输出施加不同的电压。
OUT1 6 3 O 恒流输出
OUT2 7 4 O 恒流输出
OUT3 8 5 O 恒流输出
OUT4 9 6 O 恒流输出
OUT5 10 7 O 恒流输出
OUT6 11 8 O 恒流输出
OUT7 12 9 O 恒流输出
OUT8 13 10 O 恒流输出
OUT9 14 11 O 恒流输出
OUT10 15 12 O 恒流输出
OUT11 16 13 O 恒流输出
OUT12 17 14 O 恒流输出
OUT13 18 15 O 恒流输出
OUT14 19 16 O 恒流输出
OUT15 20 17 O 恒流输出
SCLK 3 24 I 串行数据移位时钟;施密特缓冲器输入。
16 位移位寄存器中的所有数据均通过 1 位 SCLK 同步向 MSB 移位。
SIN 2 23 I 用于驱动器开关控制的串行数据输入;施密特缓冲器输入。
当 SIN 为高电平时,LSB 仅在一个 SCLK 输入上升沿设置为“1”。如果在 SIN 为高电平的情况下输入两个 SCLK 上升沿,则 16 位移位寄存器 LSB 和 LSB+1 都将设置为“1”。当 SIN 为低电平时,LSB 会在 SCLK 输入上升沿设置为“0”。
SOUT 22 19 O 串行数据输出。该输出连接到 16 位移位寄存器 MSB。SOUT 数据在 SCLK 上升沿发生变化。
VCC 24 21 电源电压