ZHCS949C June   2012  – January 2024 TLC59283

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 存储条件
    3. 5.3 ESD 等级
    4. 5.4 建议运行条件
    5. 5.5 热性能信息
    6. 5.6 电气特性
    7. 5.7 计时特性
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 参数测量信息
    1. 6.1 引脚等效输入和输出原理图
    2. 6.2 测试电路
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 恒定灌电流值设置
      2. 7.3.2 恒流驱动器开关控制
      3. 7.3.3 噪声降低
        1. 7.3.3.1 内部预充电 FET
        2. 7.3.3.2 提高输出控制环路稳定性
  9. 寄存器配置
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用性能曲线图
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 第三方产品免责声明
    2. 10.2 文档支持
      1. 10.2.1 相关文档
    3. 10.3 接收文档更新通知
    4. 10.4 支持资源
    5. 10.5 商标
    6. 10.6 静电放电警告
    7. 10.7 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

噪声降低

如果全部 16 个输出同时开启或关闭,可能会有大浪涌电流流经器件和电路板。这些大电流浪涌可能会导致不利噪声和电磁干扰 (EMI),从而影响其他电路。TLC59283 能够以 1ns(典型值)的延时时间独立开启或关闭每个组的输出;请参阅图 5-3。16 个输出分为九组,每组一个到两个输出:组 1 (OUT0)、组 2(OUT1 和 OUT15)、组 3(OUT2 和 OUT14)、组 4(OUT3 和 OUT13)、组 5(OUT4 和 OUT12)、组 6(OUT5 和 OUT11)、组 7(OUT6 和 OUT10)、组 8(OUT7 和 OUT9)和组 9 (OUT9)。当 BLANK 从低电平转换为高电平或从高电平转换为低电平时,导通和关断时间都会延迟。此外,当 BLANK 为低电平时,如果输出开启和关闭数据在 LAT 上升沿发生改变,则导通和关断时间都会延迟。但是,每个输出的状态都由输出开关数据锁存器中的数据和 BLANK 电平控制。