ZHCSPC1P February   2002  – February 2022 SN65HVD10 , SN65HVD11 , SN65HVD12 , SN75HVD12

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Driver Electrical Characteristics
    6. 7.6  Receiver Electrical Characteristics
    7. 7.7  Power Dissipation Characteristics
    8. 7.8  Driver Switching Characteristics
    9. 7.9  Receiver Switching Characteristics
    10. 7.10 Dissipation Ratings
    11. 7.11 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
    4. 9.4 Device Functional Modes
      1. 9.4.1 Low-Power Standby Mode
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
        1. 10.2.1.1 Data Rate and Bus Length
        2. 10.2.1.2 Stub Length
        3. 10.2.1.3 Bus Loading
        4. 10.2.1.4 Receiver Fail-safe
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curve
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
    3. 12.3 Thermal Considerations
      1. 12.3.1 Thermal Characteristics of IC Packages
  13. 13Device and Documentation Support
    1. 13.1 Device Support
    2. 13.2 Related Links
    3. 13.3 接收文档更新通知
    4. 13.4 支持资源
    5. 13.5 Trademarks
    6. 13.6 Electrostatic Discharge Caution
    7. 13.7 术语表
  14. 14Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

SN65HVD10、SN75HVD10、SN65HVD11、SN75HVD11、SN65HVD12 和 SN75HVD12 总线收发器都整合了一个三态差分线路驱动器,以及一个使用 3.3V 单电源供电的差分输入线路接收器。这些器件专为平衡传输线路而设计,符合或超过 ANSI 标准 TIA/EIA-485-A 和 ISO 8482:1993。这些差分总线收发器是单片集成电路,旨在用于多点总线传输线路上的双向数据通信。驱动器和接收器具有高电平有效和低电平有效使能端,它们可以在外部连接在一起以用作方向控制。可以通过禁用驱动器和接收器来实现极低的器件待机电源电流。

驱动器差分输出端和接收器差分输入端在内部连接以形成差分输入/输出 (I/O) 总线端口,该端口设计用于在禁用驱动器或 VCC = 0 时为总线提供最小负载。这些器件具有较宽的正负共模电压范围,因此适用于共线应用。

器件信息
零件编号封装(1)封装尺寸(标称值)
SN65HVD10SOIC (8)4.90mm × 3.91mm
SN65HVD11
SN65HVD12
SN75HVD10PDIP (8)9.81mm × 6.35mm
SN75HVD11
SN75HVD12
如需了解所有可用封装,请参阅数据表末尾的可订购产品附录。
GUID-F5604E8B-4036-4B98-9093-ED1DCDA5FF68-low.gif典型应用图