ZHCSUH0G August   2007  – January 2024 CDCE949 , CDCEL949

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 EEPROM Specification
    7. 5.7 Timing Requirements: CLK_IN
    8. 5.8 Timing Requirements: SDA/SCL
    9. 5.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Control Terminal Setting
      2. 7.3.2 Default Device Setting
      3. 7.3.3 SDA/SCL Serial Interface
      4. 7.3.4 Data Protocol
    4. 7.4 Device Functional Modes
      1. 7.4.1 SDA/SCL Hardware Interface
    5. 7.5 Programming
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Spread Spectrum Clock (SSC)
        2. 8.2.2.2 PLL Frequency Planning
        3. 8.2.2.3 Crystal Oscillator Start-Up
        4. 8.2.2.4 Frequency Adjustment With Crystal Oscillator Pulling
        5. 8.2.2.5 Unused Inputs and Outputs
        6. 8.2.2.6 Switching Between XO and VCXO Mode
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Register Maps
    1. 9.1 SDA/SCL Configuration Registers
  11. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 Development Support
    2. 10.2 Related Documentation
    3. 10.3 Related Links
    4. 10.4 接收文档更新通知
    5. 10.5 支持资源
    6. 10.6 Trademarks
    7. 10.7 静电放电警告
    8. 10.8 术语表
  12. 11Revision History
  13. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 可编程时钟发生器系列器件
    • CDCEx913:1 个 PLL,3 个输出
    • CDCEx925:2 个 PLL,5 个输出
    • CDCEx937:3 个 PLL,7 个输出
    • CDCEx949:4 个 PLL,9 个输出
  • 系统内可编程性和 EEPROM
    • 串行可编程易失性寄存器
    • 用于存储客户设置的非易失性 EEPROM
  • 灵活的输入计时理念
    • 外部晶体:8MHz 至 32MHz
    • 片上 VCXO 拉动范围:±150ppm
    • 高达 160MHz 的单端 LVCMOS
  • 高达 230MHz 的自由可选输出频率
  • 低噪声 PLL 内核
    • 已集成的 PLL 环路滤波器组件
    • 低电平周期抖动:60ps(典型值)
  • 独立的输出电源引脚
    • CDCE949:3.3V 和 2.5V
    • CDCEL949:1.8V
  • 灵活的时钟驱动器
    • 三个用户可定义的控制输入 [S0/S1/S2](例如:SSC 选择、频率切换、输出使能或断电)
    • 为视频、音频、USB、IEEE1394、RFID、Bluetooth®、WLAN、Ethernet™ 和 GPS 生成高精度时钟
    • 生成适用于 TI-DaVinci™OMAP™ 和 DSP 的常见时钟频率
    • 可编程 SSC 调制
    • 启用 0ppm 时钟生成功能
  • 1.8V 器件内核电源
  • 宽温度范围:–40°C 至 85°C
  • 采用 TSSOP 封装
  • 适用于简易 PLL 设计和编程的开发和编程套件 (TI Pro-Clock™)