SN74LV574A

正在供货

具有三态输出的八路边沿 D 类触发器

产品详情

Number of channels 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type 3-State Clock frequency (max) (MHz) 70 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (µA) 20 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs, Partial power down (Ioff) Operating temperature range (°C) -40 to 85 Rating Catalog
Number of channels 8 Technology family LV-A Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type 3-State Clock frequency (max) (MHz) 70 IOL (max) (mA) 12 IOH (max) (mA) -12 Supply current (max) (µA) 20 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs, Partial power down (Ioff) Operating temperature range (°C) -40 to 85 Rating Catalog
SOIC (DW) 20 131.84 mm² 12.8 x 10.3 SOP (NS) 20 98.28 mm² 12.6 x 7.8 SSOP (DB) 20 56.16 mm² 7.2 x 7.8 TSSOP (PW) 20 41.6 mm² 6.5 x 6.4 TVSOP (DGV) 20 32 mm² 5 x 6.4 VQFN (RGY) 20 15.75 mm² 4.5 x 3.5
  • 2V 至 5.5V V CC 运行
  • 5V 时 t pd 最大值为 7.1ns
  • V OLP(输出接地反弹) 典型值小于 0.8V(V CC = 3.3V、T A = 25°C)
  • V OHV(输出 V OH 下冲)典型值 大于 2.3 V(V CC = 3.3V、T A = 25°C)
  • 支持所有端口上的混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范
  • 2V 至 5.5V V CC 运行
  • 5V 时 t pd 最大值为 7.1ns
  • V OLP(输出接地反弹) 典型值小于 0.8V(V CC = 3.3V、T A = 25°C)
  • V OHV(输出 V OH 下冲)典型值 大于 2.3 V(V CC = 3.3V、T A = 25°C)
  • 支持所有端口上的混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范

’LV574A 器件是八路边沿触发 D 类触发器,旨在于 2V 至 5.5V V CC 下运行。

这些器件具有专门设计用于驱动高容性或较低阻抗负载的三态输出。这些器件特别适用于实现缓冲寄存器、I/O 端口、双向总线驱动器和工作寄存器。

在时钟 (CLK) 输入发生正转换时,Q 输出被设置为在数据 (D) 输入端设置的逻辑电平。

’LV574A 器件是八路边沿触发 D 类触发器,旨在于 2V 至 5.5V V CC 下运行。

这些器件具有专门设计用于驱动高容性或较低阻抗负载的三态输出。这些器件特别适用于实现缓冲寄存器、I/O 端口、双向总线驱动器和工作寄存器。

在时钟 (CLK) 输入发生正转换时,Q 输出被设置为在数据 (D) 输入端设置的逻辑电平。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 2
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LV574A 具有三态输出的八路边沿触发 D 类触发器 数据表 (Rev. K) PDF | HTML 英语版 (Rev.K) PDF | HTML 2023年 4月 14日
应用手册 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 采用 14 引脚至 24 引脚无引线封装的逻辑产品通用评估模块

14-24-EVM 是一款灵活的评估模块 (EVM),旨在支持具有 14 引脚至 24 引脚 BQA、BQB、RGY、RSV、RJW 或 RHL 封装的任何逻辑或转换器件。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
仿真模型

SN74LV574A IBIS Model (Rev. B)

SCEM146B.ZIP (33 KB) - IBIS Model
封装 引脚 下载
SOIC (DW) 20 查看选项
SOP (NS) 20 查看选项
SSOP (DB) 20 查看选项
TSSOP (PW) 20 查看选项
TVSOP (DGV) 20 查看选项
VQFN (RGY) 20 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频