产品详情

Technology family LV-AT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 4 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type TTL-Compatible CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 85
Technology family LV-AT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 4 IOL (max) (mA) 16 Supply current (max) (µA) 20 IOH (max) (mA) -16 Input type TTL-Compatible CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 85
SOIC (D) 14 51.9 mm² 8.65 x 6 SOP (NS) 14 79.56 mm² 10.2 x 7.8 SSOP (DB) 14 48.36 mm² 6.2 x 7.8 TSSOP (PW) 14 32 mm² 5 x 6.4 VQFN (RGY) 14 12.25 mm² 3.5 x 3.5
  • 输入兼容 TTL 电压
  • 在 4.5V 至 5.5V V CC 下运行
  • 电压为 5V 时,t pd 典型值为 3.8ns
  • V CC = 5V、T A = 25°C 时,V OLP(输出接地反弹)典型值小于 0.8V
  • V CC = 5V、T A = 25°C 时, V OHV(输出 V OH 下冲)典型值大于 2.3V
  • 所有端口上均支持以混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范
  • 输入兼容 TTL 电压
  • 在 4.5V 至 5.5V V CC 下运行
  • 电压为 5V 时,t pd 典型值为 3.8ns
  • V CC = 5V、T A = 25°C 时,V OLP(输出接地反弹)典型值小于 0.8V
  • V CC = 5V、T A = 25°C 时, V OHV(输出 V OH 下冲)典型值大于 2.3V
  • 所有端口上均支持以混合模式电压运行
  • I off 支持局部断电模式运行
  • 闩锁性能超过 250mA,符合 JESD 17 规范

SN74LV125AT 器件是一款四路总线缓冲门,采用具有三态输出的独立线路驱动器。当每个输出的相关输出使能 ( OE) 输入为高电平时,输出被禁用。

SN74LV125AT 器件是一款四路总线缓冲门,采用具有三态输出的独立线路驱动器。当每个输出的相关输出使能 ( OE) 输入为高电平时,输出被禁用。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能优于比较器件,可直接替换
SN74AHCT125 正在供货 具有 TTL 兼容型 CMOS 输入和三态输出的 4 通道、4.5V 至 5.5V 缓冲器 Larger voltage range (2-5.5V), shorter avg. propogation delay (9ns)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 1
类型 项目标题 下载最新的英语版本 日期
* 数据表 SN74LV125AT 具有三态输出的四路总线缓冲器闸 数据表 (Rev. B) PDF | HTML 下载英文版本 (Rev.B) PDF | HTML 2023年 7月 27日

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

14-24-LOGIC-EVM — 支持 14 到 24 引脚 PW、DB、D、DW、NS、DYY 和 DGV 封装的通用逻辑 EVM

该 EVM 设计用于支持采用 14 至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
下载英文版本 (Rev.B): PDF | HTML
TI.com 上无现货
评估板

14-24-NL-LOGIC-EVM — 通用 14 至 24 引脚无铅封装评估模块

Flexible EVM designed to support any logic or translation device that has a BQA, BQB, RGY (14-24 pin), RSV, RJW, or RHL package.
用户指南: PDF | HTML
下载英文版本 (Rev.A): PDF | HTML
TI.com 上无现货
仿真模型

SN74LV125AT Behavioral SPICE Model

SCEM655.ZIP (7 KB) - PSpice Model
封装 引脚数 下载
SOIC (D) 14 了解详情
SOP (NS) 14 了解详情
SSOP (DB) 14 了解详情
TSSOP (PW) 14 了解详情
VQFN (RGY) 14 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

支持与培训

视频