返回页首

产品详细信息

参数

Function Receiver Protocols LVDS Number of Tx 0 Number of Rx 1 Supply voltage (V) 1.8, 2.5 Signaling rate (Mbps) 500 Input signal LVDS Output signal LVTTL, LVCMOS Rating Catalog Operating temperature range (C) -40 to 85 open-in-new 查找其它 LVDS, M-LVDS & PECL IC

封装|引脚|尺寸

UQFN (RSE) 10 3 mm² 2 x 1.5 open-in-new 查找其它 LVDS, M-LVDS & PECL IC

特性

  • 旨在实现高信号传输速率:
    • 500Mbps 接收器
    线路的信号传输速率是指每秒钟的电压转换次数,单位为 bps(每秒比特数)
  • 由 1.8V 或 2.5V 内核电源供电
  • 采用 1.5mm × 2mm UQFN 封装
  • 总线引脚静电放电 (ESD) 保护等级超过 2kV (HBM)
  • 低电压差分信令,可向一个 100Ω 负载提供 350V 的典型输出电压
  • 传播延迟时间
    • 典型值为 2.1ns(接收器)
  • 250MHz 频率下的功耗
    • 典型值为 40mW
  • 需要从外部提供故障安全保护
  • 差分输入电压阈值 < 50mV
  • 可基于外部 VDD 引脚提供输出电压逻辑电平(3.3V LVTTL、2.5V LVCMOS 和 1.8V LVCMOS),无需外部电平转换

应用

  • 时钟分配
  • 无线基站
  • 网络路由器

All trademarks are the property of their respective owners.

open-in-new 查找其它 LVDS, M-LVDS & PECL IC

描述

SN65LVDS4 是一款单通道、低电压差分线路接收器,采用小型 UQFN 封装。

open-in-new 查找其它 LVDS, M-LVDS & PECL IC
下载

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 9
类型 标题 下载最新的英文版本 发布
* 数据表 SN65LVDS4 1.8V 高速差分线路接收器 数据表 (Rev. A) 下载英文版本 (Rev.A) 2016年 11月 7日
应用手册 1.8-V LVDS Driver Using an LVDS Buffer 2019年 1月 9日
应用手册 1.8-V LVDS Driver Using 3.3-V LVDS Driver + Level Shifter 2018年 12月 28日
应用手册 LVDS for Noise Reduction in Motor Drive 2018年 9月 27日
应用手册 How Far, How Fast Can You Operate LVDS Drivers and Receivers? 2018年 8月 3日
应用手册 LVDS Input Termination and Biasing 2018年 5月 16日
应用手册 TMDS Clock Detection Solution in HDMI Sink Applications 2017年 8月 23日
技术文章 Get Connected: High-speed LVDS comparator 2015年 6月 3日
用户指南 SN65LVDS4 EVM User's Guide 2011年 7月 15日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
$2,499.00
说明

DDC2256AEVM 评估模块 (EVM) 是一款评估套件,适用于 256 通道的电流输入 24 位模数 (A/D) 转换器 DDC2256A。该 EVM 套件由 DUT 板和采集板组成,包括 2 个 DDC2256A 器件、1 个用于器件通信/配置的 FPGA、用于存储临时数据的 36MB 内存,以及 1 个用于连接 PC 的 USB 接口。该 EVM 包括所有必要的控制信号和板载电力生成,极大地降低了对外部设备的需求。最后,该评估系统还包括适用于 Microsoft® Windows® 的易于使用的软件。

特性
  • 用于在系统式设置中评估 2 个 DDC2256A 器件的一体式解决方案
  • 板载 FPGA、内存和 USB 接口可支持进行大样本数据集的数据采集和分析
  • 灵活的电源配置可用于简单或高级实验
  • 各种输入电压配置可支持进行多种使用案例评估
  • GUI 软件可实现对 DDC2256A 器件模式和功能的轻松控制
评估板 下载
SN65LVDS4 评估模块
SN65LVDS4EVM
document-generic 用户指南
$49.00
说明
SN65LVDS4 评估模块
特性
  • SN65LVDS4EVM 主板特性
  • 信令速率高达 500 Mbps 的差动线路接收器
  • 使用 1.8V 或 2.5V 内核电源运行
  • 可提供基于外部 VDD 引脚的输出电压电平
  • 可让系统设计师在输入时通过 SMA 连接器、在输出时通过 SMA 或高阻抗探针连接 50Ω 同轴电缆。

设计工具和仿真

仿真模型 下载
SLLM150.ZIP (131 KB) - IBIS Model
仿真工具 下载
document-generic 用户指南 document-generic 下载英文版本 (Rev.A)

参考设计

参考设计 下载
最大程度提升 SNR 和采样速率的 20 位、1MSPS 隔离器优化型数据采集参考设计
TIDA-01037 — TIDA-01037 是一款 20 位、1MSPS 隔离式模拟输入数据采集参考设计,使用两种不同隔离器器件,以最大限度地提高信号链 SNR 和采样率性能。对于需要低抖动的信号(例如 ADC 采样时钟),可使用 TI 的 ISO73xx 系列低抖动器件;而 TI 的高速 ISO78xx 系列器件则用于最大限度地提高数据采样率。通过结合这两种隔离器解决方案,可跨隔离边界最大限度地降低采样时钟抖动,使高频性能得到显著提高,并且可利用最大限度提高隔离器信号传输速率的方式提高数据吞吐量。通过使用 TI 的高级 ADC multiSPITM 和源同步功能,还可实现进一步改善。最后,说明了所有重要设计理论并展示了测量结果。
document-generic 原理图 document-generic 用户指南
参考设计 下载
适用于上行 DOCSIS 3.1 应用的宽带接收器参考设计
TIDA-01378 — 此参考设计包括用于宽带接收器应用的模拟前端 (AFE) 信号链,其中使用 LMH2832 数字控制可变增益放大器 (DVGA) 和 ADS54J40 模数转换器 (ADC)。此设计主要针对适用于电缆调制解调器终端系统 (CMTS) 的上游 DOCSIS 3.1 接收器应用,并支持高达 196 MHz 的上游信号带宽。该电路满足了 DOCSIS 3.1 标准的滤波和模拟信号处理要求,使得系统设计人员更容易将设计立即整合在上游信号路径的 CMTS 侧。
document-generic 原理图 document-generic 用户指南
参考设计 下载
具有交流和直流耦合型固定增益放大器的 16 位 1GSPS 数字转换器参考设计
TIDA-00823 — 该参考设计讨论了超宽带、固定增益高速放大器 LMH3401 的使用和性能,该放大器可驱动高速模数转换器 (ADC) ADS54J60 器件。该参考设计讨论并测量了共模电压、电源和接口的不同选项(包括交流耦合和直流耦合),旨在满足各种应用的要求。
document-generic 原理图 document-generic 用户指南
参考设计 下载
实现最高 SNR 和采样速率的 18 位、2MSPS 隔离式数据采集参考设计
TIDA-00732 该“可实现最大 SNR 和采样率的 18 位 2Msps 隔离式数据采集参考设计”演示了如何应对隔离式数据采集系统设计中的典型性能限制挑战:
  • 通过将数字隔离器引入的传播延迟降至最低,使采样率达到最大
  • 通过有效地减轻数字隔离器引入的 ADC 采样时钟抖动,使高频交流信号链性能 (SNR) 达到最大
document-generic 原理图 document-generic 用户指南
参考设计 下载
具有交流和直流耦合型可变增益放大器的 16 位 1GSPS 数字转换器参考设计
TIDA-00822 数字可变增益高速放大器 LMH6401 可驱动高速模数转换器 (ADC) ADS54J60 器件,此参考设计讨论了其使用和性能。此参考设计讨论并测量了共模电压、电源和接口的不同选项(包括交流耦合和直流耦合),旨在满足各种应用的要求。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
UQFN (RSE) 10 视图选项

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持