SN54AHC74

正在供货

具有清零和预设功能的双通道上升沿触发 D 类触发器

产品详情

Number of channels 2 Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 100 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 20 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs Operating temperature range (°C) -55 to 125 Rating Military
Number of channels 2 Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 100 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 20 Features Balanced outputs, High speed (tpd 10-50ns), Over-voltage tolerant inputs Operating temperature range (°C) -55 to 125 Rating Military
CDIP (J) 14 130.4652 mm² 19.56 x 6.67 CFP (W) 14 58.023 mm² 9.21 x 6.3 LCCC (FK) 20 79.0321 mm² 8.89 x 8.89
  • 工作范围为 2V 至 5.5V VCC
  • 闩锁性能超过 250mA,符合 JESD 17 规范
  • ESD 保护性能超过 JESD 22 规范要求
    • 2000V 人体放电模型 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)
  • 工作范围为 2V 至 5.5V VCC
  • 闩锁性能超过 250mA,符合 JESD 17 规范
  • ESD 保护性能超过 JESD 22 规范要求
    • 2000V 人体放电模型 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)

SNx4AHC74 双路正边沿触发器件是 D 类触发器。

预设 (PRE) 或清零 (CLR) 输入端的低电平将会设置或重置输出,而不受其他输入端电平的影响。当PRE和CLR处于非活动状态(高电平)时,满足设置时间要求的数据 (D) 输入端的数据将在时钟脉冲的上升沿传输到输出端。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 D 输入端的数据而不影响输出端的电平。

SNx4AHC74 双路正边沿触发器件是 D 类触发器。

预设 (PRE) 或清零 (CLR) 输入端的低电平将会设置或重置输出,而不受其他输入端电平的影响。当PRE和CLR处于非活动状态(高电平)时,满足设置时间要求的数据 (D) 输入端的数据将在时钟脉冲的上升沿传输到输出端。时钟触发出现在一个特定电压电平上,并且不与时钟脉冲的上升时间直接相关。经过保持时间间隔后,可以更改 D 输入端的数据而不影响输出端的电平。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同但引脚有所不同
全新 SN74LV2T74-EP 正在供货 具有清零、预设和集成式电平转换器的双通道 D 型触发器增强型产品 High reliability for enhanced products

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 24
类型 标题 下载最新的英语版本 日期
* 数据表 SNx4AHC74 具有清零和预设功能的二路上升沿 D 类触发器 数据表 (Rev. N) PDF | HTML 英语版 (Rev.N) PDF | HTML 2024年 2月 27日
* SMD SN54AHC74 SMD 5962-96860 2016年 6月 21日
应用手册 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
应用手册 Advanced High-Speed CMOS (AHC) Logic Family (Rev. C) 2002年 12月 2日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
设计指南 AHC/AHCT Designer's Guide February 2000 (Rev. D) 2000年 2月 24日
应用手册 Benefits & Issues of Migrating 5-V and 3.3-V Logic to Lower-Voltage Supplies (Rev. A) 1999年 9月 8日
产品概述 Military Advanced High-Speed CMOS Logic (AHC/AHCT) (Rev. C) 1998年 4月 1日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 Live Insertion 1996年 10月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

封装 引脚 下载
CDIP (J) 14 查看选项
CFP (W) 14 查看选项
LCCC (FK) 20 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频