产品详情

Resolution (Bits) 10 Number of DAC channels 2 Interface type Parallel CMOS Sample/update rate (Msps) 275 Features Low Power Rating Catalog Interpolation 1x Power consumption (typ) (mW) 290 SFDR (dB) 80 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
Resolution (Bits) 10 Number of DAC channels 2 Interface type Parallel CMOS Sample/update rate (Msps) 275 Features Low Power Rating Catalog Interpolation 1x Power consumption (typ) (mW) 290 SFDR (dB) 80 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Ext, Int
TQFP (PFB) 48 81 mm² 9 x 9
  • 10 位双路发送数模转换器 (DAC)
  • 275MSPS 更新速率
  • 单电源:3.0V 至 3.6V
  • 高无杂散动态范围 (SFDR):5MHz 时为 80dBc
  • 高三阶双音互调 (IMD3):15.1MHz 和 16.1MHz 时为 78dBc
  • 独立或单一电阻器增益控制
  • 双路或交错式数据
  • 1.2V 片上基准电压
  • 低功耗:290mW
  • 断电模式:9mW
  • 封装:48 引脚薄四方扁平封装 (TQFP)
  • 10 位双路发送数模转换器 (DAC)
  • 275MSPS 更新速率
  • 单电源:3.0V 至 3.6V
  • 高无杂散动态范围 (SFDR):5MHz 时为 80dBc
  • 高三阶双音互调 (IMD3):15.1MHz 和 16.1MHz 时为 78dBc
  • 独立或单一电阻器增益控制
  • 双路或交错式数据
  • 1.2V 片上基准电压
  • 低功耗:290mW
  • 断电模式:9mW
  • 封装:48 引脚薄四方扁平封装 (TQFP)

DAC5652 是一款具有片上电压基准的单片、双通道、10 位、高速 DAC。

DAC5652 可在高达 275MSPS 的更新速率下运行,具有卓越的动态性能、严格增益和失调电压匹配特性,因此非常适用于 I/Q 基带或直接 IF 通信应用。

每个 DAC 都具有高阻抗差动电流输出,适用于单端或差动模拟输出配置。外部电阻器允许对每个 DAC 的满量程输出电流进行单独或整体调节,通常使其介于 2mA 至 20mA 之间。精确的片上电压基准具有温度补偿特性,并可提供稳定的 1.2V 基准电压。也可选择使用外部基准。

DAC5652 具有两个 10 位并行输入端口,这两个端口具有单独的时钟和数据锁存器。在灵活性方面,当在交错模式下运行时,DAC5652 还可通过一个端口传输两个 DAC 的多路复用数据。

DAC5652 经过特别设计,可在 50Ω 双端接负载情况下提供差动变压器耦合输出。对于 20mA 满量程输出电流,支持 4:1 阻抗比(产生 4dBm 输出功率)和 1:1 阻抗比变压器(–2dBm 输出功率)。

DAC5652 采用 48 引脚 TQFP 封装。产品系列成员间引脚兼容,提供 10 位 (DAC5652)、12 位 (DAC5662) 和 14 位 (DAC5672) 分辨率。此外,DAC5652 还与 DAC2900 和 AD9763 双路 DAC 之间具有引脚兼容性。该器件可在 –40°C 至 85°C 的工业温度范围内运行。

DAC5652 是一款具有片上电压基准的单片、双通道、10 位、高速 DAC。

DAC5652 可在高达 275MSPS 的更新速率下运行,具有卓越的动态性能、严格增益和失调电压匹配特性,因此非常适用于 I/Q 基带或直接 IF 通信应用。

每个 DAC 都具有高阻抗差动电流输出,适用于单端或差动模拟输出配置。外部电阻器允许对每个 DAC 的满量程输出电流进行单独或整体调节,通常使其介于 2mA 至 20mA 之间。精确的片上电压基准具有温度补偿特性,并可提供稳定的 1.2V 基准电压。也可选择使用外部基准。

DAC5652 具有两个 10 位并行输入端口,这两个端口具有单独的时钟和数据锁存器。在灵活性方面,当在交错模式下运行时,DAC5652 还可通过一个端口传输两个 DAC 的多路复用数据。

DAC5652 经过特别设计,可在 50Ω 双端接负载情况下提供差动变压器耦合输出。对于 20mA 满量程输出电流,支持 4:1 阻抗比(产生 4dBm 输出功率)和 1:1 阻抗比变压器(–2dBm 输出功率)。

DAC5652 采用 48 引脚 TQFP 封装。产品系列成员间引脚兼容,提供 10 位 (DAC5652)、12 位 (DAC5662) 和 14 位 (DAC5672) 分辨率。此外,DAC5652 还与 DAC2900 和 AD9763 双路 DAC 之间具有引脚兼容性。该器件可在 –40°C 至 85°C 的工业温度范围内运行。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 7
类型 标题 下载最新的英语版本 日期
* 数据表 DAC5652 双路 10 位 275MSPS 数模转换器 数据表 (Rev. E) PDF | HTML 英语版 (Rev.E) PDF | HTML 2021年 5月 14日
应用手册 Wideband Complementary Current Output DAC Single-Ended Interface (Rev. A) 2015年 5月 8日
应用手册 High Speed, Digital-to-Analog Converters Basics (Rev. A) 2012年 10月 23日
应用手册 Passive Terminations for Current Output DACs 2008年 11月 10日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日
EVM 用户指南 DAC5672/62/52 14- and 12-Bit Dual Channel DAC EVM (Rev. B) 2006年 3月 24日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

仿真模型

DAC5652 IBIS Model

SLWC076.ZIP (7 KB) - IBIS Model
仿真模型

IBIS Model for DAC5652

SLAC172.ZIP (3 KB) - IBIS Model
计算工具

MATCHGAIN-CALC — 宽带辅助电流输出 DAC 转 SE 接口:增益和合规电压摆幅的改进匹配

NOTE: Calculator software is available when downloading the application note.
  • Click on "abstract" to view abstract of document.
  • Open the ZIP file to extract the calculator tool.
  • Open the PDF file to view the application note.

High-speed digital-to-analog converters (DACs) most often use a (...)

模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 下载
TQFP (PFB) 48 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频