返回页首

产品详细信息

参数

Resolution (Bits) 12 DAC channels 1 Interface DDR LVDS, Parallel LVDS Sample/update rate (MSPS) 500 Features Low Power Rating Catalog Interpolation 1x Power consumption (Typ) (mW) 375 SFDR (dB) 82 Architecture Current Source Operating temperature range (C) -40 to 85 Reference: type Ext, Int open-in-new 查找其它 高速 DACs (>10MSPS)

封装|引脚|尺寸

VQFN (RGC) 64 81 mm² 9 x 9 open-in-new 查找其它 高速 DACs (>10MSPS)

特性

  • 单通道
  • 分辨率
    • DAC3151:10 位
    • DAC3161:12 位
    • DAC3171:14 位
  • 最大采样率:500MSPS
  • 引脚兼容系列
  • 输入接口:
    • 并行低压差分信令 (LVDS) 输入
    • 单或双 DDR 数据时钟
    • 内部先入先出 (FIFO)
  • 芯片到芯片同步
  • 功率耗散:375mW
  • 20MHz IF 时的频谱性能
    • SNR:
      • DAC3151:62dBFS
      • DAC3161:72dBFS
      • DAC3171:76dBFS
    • SFDR:
      • DAC3151:76dBc
      • DAC3161:77dBc
      • DAC3171:78dBc
  • 电流源型数模转换器 (DAC)
  • 合规范围:-0.5V 至 +1V
  • 封装:64 引脚 VQFN (9mm × 9mm)

All trademarks are the property of their respective owners.

open-in-new 查找其它 高速 DACs (>10MSPS)

描述

DAC3151、DAC3161 和 DAC3171 (DAC31x1) 为一系列单通道、500MSPS 数模转换器 (DAC)。该系列搭配使用位宽为 10 位、
12 位或 14 位的低压差分信令 (LVDS) 数字总线与输入先入先出 (FIFO)。此 14 位 DAC3171 还支持一个 DDR 7 位 LVDS 接口模式。为了实现精确的信号同步,FIFO 输入和输出指针可在多个器件上同步。DAC 输出为电流源,合规范围为 –0.5V 至 +1V 并与 GND 端接。DAC31x1 与 DAC31x4 双通道 10 位、12 位和 14 位 500 MSPS 数模转换器兼容。

DAC31x1 采用 VQFN-64 封装,可在 –40°C 至 85°C 的额定工业温度范围内运行。

 

open-in-new 查找其它 高速 DACs (>10MSPS)
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 9
类型 标题 下载最新的英文版本 发布
* 数据表 DAC31x1 单通道 14 位、12 位和 10 位 500MSPS 数模转换器 数据表 (Rev. D) 下载英文版本 (Rev.D) 2018年 3月 22日
技术文章 Digital signal processing in RF sampling DACs – part 2 2017年 4月 4日
技术文章 Digital signal processing in RF sampling DACs - part 1 2017年 2月 13日
技术文章 Why phase noise matters in RF sampling converters 2016年 11月 28日
技术文章 RF sampling: frequency planning yields a clean spectrum 2015年 11月 18日
更多文献资料 TI and Altera Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
更多文献资料 TI and Xilinx Ease Design Process with Compatible Evaluation Tools 2011年 4月 25日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 下载英文版本 2008年 10月 16日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
说明

DAC3161EVM 是可让设计者评估德州仪器 (TI) 的单通道 12 位 500 MSPS DAC3161 数模转换器 (DAC) 性能的电路板。EVM 提供了可在各种时钟、输入条件下测试 DAC3161 的灵活环境。为像完整的 IF 发射解决方案一样便于使用,DAC3161EVM 包括用于为 DAC3161 计时的 CDCE62005 时钟发生器/抖动消除器。


该 EVM 能与 TSW1400 配合使用以执行各种测试程序。TSW1400 生成了测试模式,该模式将通过 1.00 GSPS LVDS 接口被馈送至 DAC3161。DAC3161EVM 时钟芯片可用于使 TSW1400 板与 DAC3161EVM 保持同步。TSW1406EVM 为快速 EVM 测试提供了一种低成本解决方案,具有高达 64k 采样模式深度。

特性
  • DAC3161 对 IF 输出具有综合测试能力
  • 与 TSW1400 信号发生器直接连接
  • 包含用于时钟生成或抖动消除的 CDCE62005
  • 具有完整功能 GUI 的软件支持,以确保轻松测试
  • 直接 HSMC 连接至 Altera FPGA 开发套件
  • FMC-DAC-ADAPTER 卡连接至标准 FMC 互连接头(最新 Xilinx FPGA EVM 的常用输入端)

设计工具和仿真

仿真模型 下载
SLAM193.ZIP (56 KB) - IBIS Model
仿真模型 下载
SLUC481.ZIP (198 KB) - TINA-TI Spice Model
仿真工具 下载
PSPICE® for TI design and simulation tool
PSPICE-FOR-TI — PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI 器件、了解产品系列、打开测试台并对您的设计进行仿真,从而进一步分析选定的器件。您还可对多个 TI 器件进行联合仿真,以更好地展现您的系统。

除了一个完整的预加载模型库之外,您还可以在 PSPICE-FOR-TI 工具中轻松访问 TI 器件的全新技术资料。在您确认找到适合您应用的器件后,可访问 TI store 购买产品。 

借助 PSpice for TI,您可使用合适的工具来满足您在整个设计周期(从电路探索到设计开发和验证)的仿真需求。免费获取、轻松入门。立即下载 PSpice 设计和仿真套件,开始您的设计。

入门

  1. 申请使用 PSPICE-FOR-TI 仿真器
  2. 下载并安装
  3. 观看有关仿真入门的培训
特性
  • 利用 Cadence PSpice 技术
  • 带有一套数字模型的预装库可在最坏情形下进行时序分析
  • 动态更新确保您可以使用全新的器件型号
  • 针对仿真速度进行了优化,且不会降低精度
  • 支持对多个产品进行同步分析
  • 基于 OrCAD Capture 框架,提供对业界广泛使用的原理图捕获和仿真环境的访问权限
  • 可离线使用
  • 在各种工作条件和器件容许范围内验证设计,包括
    • 自动测量和后处理
    • Monte Carlo 分析
    • 最坏情形分析
    • 热分析

CAD/CAE 符号

封装 引脚 下载
VQFN (RGC) 64 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持