具有三态输出的高速 CMOS 逻辑八路同向缓冲器/线路驱动器

返回页首

产品详细信息

参数

Technology Family HCT VCC (Min) (V) 4.5 VCC (Max) (V) 5.5 Channels (#) 8 IOL (Max) (mA) 6 ICC (Max) (uA) 160 IOH (Max) (mA) -6 Input type TTL-Compatible CMOS Output type 3-State Features Balanced outputs, High speed (tpd 10-50ns), Input clamp diode Data rate (Mbps) 50 Rating Catalog open-in-new 查找其它 同向缓冲器/驱动器

封装|引脚|尺寸

PDIP (N) 20 229 mm² 24.33 x 9.4 SOIC (DW) 20 132 mm² 12.8 x 10.3 open-in-new 查找其它 同向缓冲器/驱动器

特性

  • ’HC540, CD74HCT540 . . . . . . Inverting
  • ’HC541, ’HCT541. . . . . . . . .Non-Inverting
  • Buffered Inputs
  • Three-State Outputs
  • Bus Line Driving Capability
  • Typical Propagation Delay = 9ns at VCC = 5V, CL = 15pF, TA = 25°C
  • Fanout (Over Temperature Range)
    • Standard Outputs. . . . . . . . . . . . . . . 10 LSTTL Loads
    • Bus Driver Outputs . . . . . . . . . . . . . 15 LSTTL Loads
  • Wide Operating Temperature Range . . . –55°C to 125°C
  • Balanced Propagation Delay and Transition Times
  • Significant Power Reduction Compared to LSTTL Logic ICs
  • HC Types
    • 2V to 6V Operation
    • High Noise Immunity: NIL = 30%, NIH = 30% of VCC at VCC = 5V
  • HCT Types
    • 4.5V to 5.5V Operation
    • Direct LSTTL Input Logic Compatibility, VIL = 0.8V (Max), VIH = 2V (Min)
    • CMOS Input Compatibility, Il ≤ 1µA at VOL, VOH
open-in-new 查找其它 同向缓冲器/驱动器

描述

The ’HC540 and CD74HCT540 are Inverting Octal Buffers and Line Drivers with Three-State Outputs and the capability to drive 15 LSTTL loads. The ’HC541 and ’HCT541 are Non-Inverting Octal Buffers and Line Drivers with Three-State Outputs that can drive 15 LSTTL loads. The Output Enables (OE1\) and (OE2\) control the Three-State Outputs. If either OE1\ or OE2\ is HIGH the outputs will be in the high impedance state. For data output OE1\ and OE2\ both must be LOW.

open-in-new 查找其它 同向缓冲器/驱动器
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 14
类型 标题 下载最新的英文版本 日期
* 数据表 CD54/74HC540, CD74HCT540, CD54/74HC541, CD54/74HCT541 数据表 2004年 7月 23日
选择指南 Logic Guide 2017年 6月 12日
应用手册 Implications of Slow or Floating CMOS Inputs 2016年 6月 23日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
应用手册 CMOS Power Consumption and CPD Calculation 1997年 6月 1日
应用手册 使用逻辑器件进行设计 1997年 6月 1日
应用手册 SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
应用手册 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
10
说明
This EVM is designed to support any logic device that has a D, DW, DB, NS, PW, P, N, or DGV package in a 14 to 24 pin count.
特性
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

设计工具和仿真

仿真模型 下载
SCHM113.ZIP (7 KB) - PSpice Model

CAD/CAE 符号

封装 引脚 下载
PDIP (N) 20 了解详情
SOIC (DW) 20 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持