CMOS 六路反向缓冲器/转换器

返回页首

产品详细信息

参数

Technology Family CD4000 VCC (Min) (V) 3 VCC (Max) (V) 18 Channels (#) 6 IOL (Max) (mA) 18 IOH (Max) (mA) -3.1 ICC (Max) (uA) 30 Input type Standard CMOS Output type Push-Pull Features Standard speed (tpd > 50ns), Over-voltage tolerant inputs, Unbuffered Data rate (Mbps) 24 Rating Catalog open-in-new 查找其它 反向缓冲器/驱动器

封装|引脚|尺寸

PDIP (N) 16 181 mm² 19.3 x 9.4 SOIC (D) 16 59 mm² 9.9 x 6 SOIC (DW) 16 77 mm² 7.52 x 10.28 SOP (NS) 16 80 mm² 10.2 x 7.8 TSSOP (PW) 16 22 mm² 4.4 x 5 open-in-new 查找其它 反向缓冲器/驱动器
下载

技术文档

= TI 精选相关文档
未找到结果。请清除搜索,并重试。 查看所有 9
类型 标题 下载最新的英文版本 发布
* 数据表 CD4049UB、CD4050B 数据表 2020年 6月 26日
选择指南 Logic Guide 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 下载最新的英文版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book 2003年 11月 14日
更多文献资料 Logic Cross-Reference 2003年 10月 7日
应用手册 Understanding Buffered and Unbuffered CD4xxxB Series Device Characteristics 2001年 12月 3日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
document-generic 用户指南
10
说明
This EVM is designed to support any logic device that has a D, DW, DB, NS, PW, P, N, or DGV package in a 14 to 24 pin count.
特性
  • Board design allows for versatility in evaluation
  • Supports a wide-range of logic devices

设计工具和仿真

仿真模型 下载
SCHM019A.ZIP (7 KB) - PSpice Model

参考设计

参考设计 下载
超声波测距 BoosterPack 参考设计
TIDA-00462 TIDA-00462 超声测距参考设计可以测量高达 99 英寸的距离,精度为 ±1.5 英寸。本设计指南的范围旨在使系统设计人员在将 TI 的工业超低功耗 MCU、模拟信号调节和电源管理技术集成到其终端系统时抢占先机。本设计指南介绍了使用 MSP430 超低功耗微控制器的低成本超声测距系统的工作原理和基本设计过程。本设计指南还介绍了 TI 设计系统的组件选择、设计理论和测试结果。提供了所有相关的设计文件,例如原理图、材料清单、层图、Altium 文件、Gerber 和 MSP430 MCU 固件。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
PDIP (N) 16 了解详情
SO (NS) 16 了解详情
SOIC (D) 16 了解详情
SOIC (DW) 16 了解详情
TSSOP (PW) 16 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持