ADC3244E
- 双通道
- 14 位分辨率
- 单电源:1.8V
- 串行 LVDS 接口 (SLVDS)
- 支持 1 分频、2 分频和 4 分频的灵活输入时钟缓冲器
fIN = 70MHz 时,信噪比 (SNR) = 72.4dBFS,无杂散动态范围 (SFDR) = 87dBc- 超低功耗:
- 125MSPS 时为每通道 116mW
- 通道隔离:105dB
- 内部抖动和斩波
- 支持多芯片同步
- 与 12 位版本之间具有引脚到引脚兼容性
- 封装:VQFN-48 (7mm × 7mm)
- 扩展温度范围:-50°C 至 +105°C
ADC3244E 是一款高线性度、超低功耗、双通道、14 位、25MSPS 至 125MSPS 模数转换器 (ADC)。该器件专门用于支持严苛的、高输入频率信号(具有较大动态范围的要求)。输入时钟分频器使得系统时钟架构设计更加灵活,SYSREF 输入可实现系统完全同步。
ADC3244E 支持串行、低压、差分信令 (LVDS),从而减少接口线路的数量,实现高系统集成密度。串行 LVDS 接口为双线制,可对每个 ADC 的数据进行串行并通过两对 LVDS 输出。内部锁相环 (PLL) 会将传入的 ADC 采样时钟加倍,以获得串行输出各通道的 14 位输出数据时所使用的位时钟。除了串行数据流之外,数据帧和位时钟也作为 LVDS 输出进行传送。
技术文档
未找到结果。请清除搜索并重试。
查看全部 2 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC3244E 双通道、14 位、125MSPS 模数转换器 数据表 | PDF | HTML | 英语版 | PDF | HTML | 2019年 2月 20日 |
EVM 用户指南 | ADC3xxxEVM and ADC3xJxxEVM User's Guide (Rev. D) | 2018年 8月 24日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VQFN (RGZ) | 48 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点