ZHCSB75E May   2013  – June 2016 TAS5729MD

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 描述
  4. 修订历史记录
  5. Related Devices
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Digital I/O Pins
    6. 7.6  Master Clock
    7. 7.7  Serial Audio Port
    8. 7.8  Protection Circuitry
    9. 7.9  Speaker Amplifier in All Modes
    10. 7.10 Speaker Amplifier in Stereo Bridge Tied Load (BTL) Mode
    11. 7.11 Speaker Amplifier in Stereo Post-Filter Parallel Bridge Tied Load (Post-Filter PBTL) Mode
    12. 7.12 Headphone Amplifier and Line Driver
    13. 7.13 Reset Timing
    14. 7.14 I2C Control Port
    15. 7.15 Typical Electrical Power Consumption
    16. 7.16 Typical Characteristics
      1. 7.16.1 Speaker Amplifier
      2. 7.16.2 Headphone Amplifier
      3. 7.16.3 Line Driver
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1  Power Supply
      2. 9.3.2  ADR/SPK_FAULT
      3. 9.3.3  Device Protection System
        1. 9.3.3.1 Overcurrent (OC) Protection With Current Limiting
        2. 9.3.3.2 Overtemperature Protection
        3. 9.3.3.3 Undervoltage Error (UVE) and Power-On Reset (POR)
      4. 9.3.4  Clock, Auto Detection, and PLL
      5. 9.3.5  Serial Data Interface
      6. 9.3.6  PWM Section
      7. 9.3.7  I2C Compatible Serial Control Interface
      8. 9.3.8  Serial Interface Control And Timing
        1. 9.3.8.1 I2S Timing
        2. 9.3.8.2 Left-Justified
        3. 9.3.8.3 Right-Justified
      9. 9.3.9  Automatic Gain Limiting (AGL)
      10. 9.3.10 PWM Level Meter
    4. 9.4 Device Functional Modes
      1. 9.4.1 Device Protection Mode
      2. 9.4.2 Speaker Amplifier Mode
        1. 9.4.2.1 Stereo Mode
        2. 9.4.2.2 Monaural Mode
      3. 9.4.3 Headphone/Line Amplifier
    5. 9.5 Programming
      1. 9.5.1 I2C Serial Control Interface
        1. 9.5.1.1 General I2C Operation
        2. 9.5.1.2 Single- and Multiple-Byte Transfers
        3. 9.5.1.3 Single-Byte Write
        4. 9.5.1.4 Multiple-Byte Write
        5. 9.5.1.5 Single-Byte Read
        6. 9.5.1.6 Multiple-Byte Read
      2. 9.5.2 26-Bit 3.23 Number Format
    6. 9.6 Register Maps
      1. 9.6.1  Clock Control Register (0x00)
      2. 9.6.2  Device ID Register (0x01)
      3. 9.6.3  Error Status Register (0x02)
      4. 9.6.4  System Control Register 1 (0x03)
      5. 9.6.5  Serial Data Interface Register (0x04)
      6. 9.6.6  System Control Register 2 (0x05)
      7. 9.6.7  Soft Mute Register (0x06)
      8. 9.6.8  Volume Registers (0x07, 0x08, 0x09)
      9. 9.6.9  Volume Configuration Register (0x0E)
      10. 9.6.10 Modulation Limit Register (0x10)
      11. 9.6.11 Interchannel Delay Registers (0x11, 0x12, 0x13, and 0x14)
      12. 9.6.12 PWM Shutdown Group Register (0x19)
      13. 9.6.13 Start/Stop Period Register (0x1A)
      14. 9.6.14 Oscillator Trim Register (0x1B)
      15. 9.6.15 BKND_ERR Register (0x1C)
      16. 9.6.16 Input Multiplexer Register (0x20)
      17. 9.6.17 Channel 4 Source Select Register (0x21)
      18. 9.6.18 PWM Output MUX Register (0x25)
      19. 9.6.19 AGL Control Register (0x46)
      20. 9.6.20 PWM Switching Rate Control Register (0x4F)
      21. 9.6.21 EQ Control (0x50)
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Applications
      1. 10.2.1 Stereo BTL Configuration With Headphone and Line Driver Amplifier
        1. 10.2.1.1 Design Requirements
        2. 10.2.1.2 Detailed Design Procedure
          1. 10.2.1.2.1 Hardware Integration
          2. 10.2.1.2.2 Control and Software Integration
          3. 10.2.1.2.3 Recommended Start-Up and Shutdown Procedures
            1. 10.2.1.2.3.1 Initialization Sequence
            2. 10.2.1.2.3.2 Normal Operation
            3. 10.2.1.2.3.3 Shutdown Sequence
            4. 10.2.1.2.3.4 Power-Down Sequence
        3. 10.2.1.3 Application Curves for Stereo BTL Configuration with Headphone and Line Driver Amplifier
      2. 10.2.2 Mono PBTL Configuration with Headphone and Line Driver Amplifier
        1. 10.2.2.1 Design Requirements
        2. 10.2.2.2 Detailed Design Procedure
        3. 10.2.2.3 Application Curves
  11. 11Power Supply Recommendations
    1. 11.1 DVDD, AVDD, and DRVDD Supplies
    2. 11.2 PVDD Power Supply
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13器件和文档支持
    1. 13.1 文档支持
      1. 13.1.1 相关文档
    2. 13.2 接收文档更新通知
    3. 13.3 社区资源
    4. 13.4 商标
    5. 13.5 静电放电警告
    6. 13.6 Glossary
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 音频 I/O 配置
    • 单个立体声 I²S 输入
    • 立体声桥接负载 (BTL) 和单声道并行桥接负载 (PBTL) 运行
    • 采样速率范围为 8kHz 至 48kHz
    • 耳机放大器和线路驱动器
  • 音频数字信号处理:
    • 数字均衡
    • 双频带自动增益限制
    • 粗略和精密音量控制
    • 脉宽调制 (PWM) 电平计量
  • 常规运行 特性:
    • I²C 地址可通过编程设定的 I²C 软件控制(101010[R/W] 或 101011[R/W])
    • AD、BD 和三重调制
    • 过热、欠压、时钟和过流保护
  • 音频性能(PVDD = 18V,R负载 = 8Ω)
    • 空闲声道噪声 = 56µVrms
    • 1W,1kHz 时的总谐波失真 + 噪声 (THD+N) = 0.15%
    • 信噪比 (SNR) = 105dB(以 0dBFS 为基准)

应用

  • LCD/LED TV 和多用途监视器
  • 条形音箱,扩展坞,PC 音频
  • 消费类音频设备

描述

TAS5729MD 是一款立体声 I²S 输入器件,其配有数字音频处理器,可提供双频带自动增益限制 (AGL)、数字均衡、粗略和精细音量控制以及 PWM 电平计量等功能。AGL 是一种增强型动态范围压缩 (DRC) 功能。该器件可在宽泛的 PVDD 电源范围内工作,因此可适应各类 应用。TAS5729MD4.5运行电压范围为 V 至24VDC 的标称电源电压。该器件由 I²C 控制端口进行控制。该器件配有集成 DirectPath™ 耳机放大器和线路驱动器,可提高系统级集成度并削减解决方案总成本。

输出金属氧化物半导体场效应晶体管 (MOSFET) 的 200mΩ DS(ON) 兼顾散热性能与器件成本,二者相得益彰。此外,该器件采用耐热增强型 HTSSOP 封装,在现代消费类电子器件的较高工作环境温度下展现出优异的性能。

整个 TAS5729xx 系列均实现引脚兼容,允许在多个终端应用平台使用同一款硬件解决方案。此外,整个 TAS5729xx 系列的 I²C 寄存器映射相同,因此当需要根据系统级要求选择器件时,可以降低开发工作量。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
TAS5729MD HTSSOP (48) 12.50mm x 6.10mm
  1. 要了解所有可用封装,请参见数据表末尾的可订购产品附录。

信号处理流程

TAS5729MD Process_Flow.gif

10% THD+N 时的功率与 PVDD 间的关系

TAS5729MD Plot 1.gif

NOTE:

虚线表示散热受限的区域。