ZHCSFG0 September   2016 ONET1131EC

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Function
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 DC Electrical Characteristics
    6. 6.6 AC Electrical Characteristics
    7. 6.7 Timing Requirements
    8. 6.8 Timing Diagram Definitions
    9. 6.9 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Equalizer
      2. 7.3.2 CDR
      3. 7.3.3 Modulator Driver
      4. 7.3.4 Modulation Current Generator
      5. 7.3.5 DC Offset Cancellation and Cross Point Control
      6. 7.3.6 Bias Current Generation and APC Loop
      7. 7.3.7 Laser Safety Features and Fault Recovery Procedure
      8. 7.3.8 Analog Block
        1. 7.3.8.1 Analog Reference and Temperature Sensor
        2. 7.3.8.2 Power-On Reset
        3. 7.3.8.3 Analog to Digital Converter
          1. 7.3.8.3.1 Temperature
          2. 7.3.8.3.2 Power Supply Voltage
          3. 7.3.8.3.3 Photodiode Current Monitor
          4. 7.3.8.3.4 Bias Current Monitor
        4. 7.3.8.4 2-Wire Interface and Control Logic
        5. 7.3.8.5 Bus Idle
        6. 7.3.8.6 Start Data Transfer
        7. 7.3.8.7 Stop Data Transfer
        8. 7.3.8.8 Data Transfer
      9. 7.3.9 Acknowledge
    4. 7.4 Device Functional Modes
      1. 7.4.1 Differential Transmitter Output
      2. 7.4.2 Single-Ended Transmitter Output
    5. 7.5 Programming
    6. 7.6 Register Mapping
      1. 7.6.1 R/W Control Registers
        1. 7.6.1.1 Core Level Register 0 (offset = 0100 0001 [reset = 41h]
        2. 7.6.1.2 Core Level Register 1 (offset = 0000 0000) [reset = 0h]
        3. 7.6.1.3 Core Level Register 2 (offset = 0000 0000 ) [reset = 0h]
        4. 7.6.1.4 Core Level Register 3 (offset = 0000 0000) [reset = 0h]
      2. 7.6.2 RX Registers
        1. 7.6.2.1 RX Register 4 (offset = 0000 0000) [reset = 0h]
        2. 7.6.2.2 RX Register 5 (offset = 0000 0000) [reset = 0h]
      3. 7.6.3 TX Registers
        1. 7.6.3.1  TX Register 10 (offset = 0000 0000) [reset = 0h]
        2. 7.6.3.2  TX Register 11 (offset = 0000 0000) [reset = 0h]
        3. 7.6.3.3  TX Register 12 (offset = 0000 0000) [reset = 0h]
        4. 7.6.3.4  TX Register 13 (offset = 0h) [reset = 0]
        5. 7.6.3.5  TX Register 14 (offset = 0000 0000) [reset = 0h]
        6. 7.6.3.6  TX Register 15 (offset = 0000 0000) [reset = 0h]
        7. 7.6.3.7  TX Register 16 (offset = 0000 0000) [reset = 0h]
        8. 7.6.3.8  TX Register 17 (offset = 0000 0000) [reset = 0h]
        9. 7.6.3.9  TX Register 18 (offset = 0000 0000) [reset = 0h]
        10. 7.6.3.10 TX Register 19 (offset = 0000 0000) [reset = 0h]
      4. 7.6.4 Reserved Registers
        1. 7.6.4.1 Reserved Registers 20-39
      5. 7.6.5 Read Only Registers
        1. 7.6.5.1 Core Level Register 40 (offset = 0000 0000) [reset = 0h]
        2. 7.6.5.2 Core Level Register 41 (offset = 0000 0000) [reset = 0h]
        3. 7.6.5.3 RX Registers 42 (offset = 0000 0000) [reset = 0h]
        4. 7.6.5.4 TX Register 43 (offset = 0000 0000) [reset = 0h]
      6. 7.6.6 Adjustment Registers
        1. 7.6.6.1 Adjustment Registers 44-50
        2. 7.6.6.2 Adjustment Register 51 (offset = 0100 0000) [reset = 40h]
        3. 7.6.6.3 Adjustment Registers 52-55
  8. Application Information and Implementations
    1. 8.1 Application Information
    2. 8.2 Typical Application, Transmitter Differential Mode
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
      4. 8.2.4 Typical Application, Transmitter Single-Ended Mode
        1. 8.2.4.1 Design Requirements
        2. 8.2.4.2 Detailed Design Procedure
        3. 8.2.4.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 集成调制器驱动器,其最小输出幅值最高可达 2 Vpp(单端),偏置电流最高可达 150mA(拉电流)。
  • 支持外部调制激光器,包括电吸收调制器激光器 (EML) 和基于 Mach-Zahnder 调制器 (MZM) 的激光器。
  • 集成 CDR 功能,支持 9.80Gbps 至 11.7Gbps 无参考运行
  • 集成数模转换器 (DAC) 和模数转换器 (ADC) 的双线制数字接口,可实现控制和诊断管理
  • 输出极性选择
  • 用于调节 CDR 带宽的可编程抖动传输带宽
  • CDR 旁路模式,支持以低数据速率运行
  • 具有可选监视器光电二极管 (PD) 范围的自动功率控制 (APC) 回路
  • 可编程发送输入均衡器
  • 发送器交叉点调节和去加重功能
  • 包括激光安全 特性
  • 电源监视器和温度传感器
  • 2.5V 单电源
  • 工作温度范围:-40°C 至 100°C
  • 表面贴装 4mm x 4mm 32 引脚四方扁平无引线 (QFN) 封装(间距为 0.4mm)

应用

  • 10Gbps 无源光纤网络 (PON)、针对 FTTx 部署的光线路终端 (OLT) 收发器
  • XFP 和 SFP+ 10Gbps 同步光纤网络 (SONET) OC-192 光学收发器
  • XFP 和 SFP+ 10GBASE-ER/ZR 光学收发器
  • 8x 和 10x 光纤通道光学收发器

说明

ONET1131EC 是一款 2.5V EML 调制器驱动器,支持发送时钟和数据恢复 (CDR) 功能,无需基准时钟即可在 9.8Gbps 至 11.7Gbps 范围内运行。该器件在 CDR 旁路模式下能够以较低数据速率运行,其双线制串行接口支持针对 多项功能 (如输出极性选择和输入均衡)进行数字控制。

发送路径由 1 个可调节输入均衡器(可均衡长达 300mm
(12 英寸)FR4 印刷电路板微带或带状传输线)、1 个多速率 CDR 及 1 个输出调制器驱动器组成。该器件以交叉点调节和去加重的形式提供输出波形控制,从而增加光学眼图波罩裕度。该器件提供激光器偏置电流并集成自动功率控制 (APC) 回路,以补偿平均光学功率随电压、温度和时间的变化。

ONET1131EC 内置模数转换器和数模转换器,支持管理收发器,无需使用专用微控制器。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
ONET1131EC VQFN (32) 4.00mm x 4.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

简化框图

ONET1131EC fp_schematic_sllseq6.gif