ZHDA011 January 2026 TPLD1202 , TPLD2001
随着行业趋势朝着更快、更高频率的运行发展,TI 始终致力于帮助我们的客户进行创新。为此,TI 设计了可编程逻辑器件来连接高频信号。
TPLD1202 和 TPLD2001 都包括器件内部的 25MHz 振荡器模块。这可实现高速数据处理和精确的时序控制。该振荡器独立于器件中的其他振荡器,因此设计人员可以使用对设计中的任何给定模块有意义的振荡器,并且可以在不使用时关闭振荡器,从而节省功耗。
虽然 TPLD1202 和 TPLD2001 都使用内部振荡器支持高达 25MHz 的内部频率,但这两种器件都对其输入和输出频率设有上限。TPLD1202 支持频率高达 10MHz 的输入,并可输出高达 5MHz 的频率。
TPLD2001 对输入和输出频率的最大限值由器件的引脚和工作电压决定,如表 1 所示。
| 1.8V VCC 或低压输入 | 具有施密特触发或非施密特触发输入的 3.3V VCC 及更高电压 | |||
|---|---|---|---|---|
| IO14、IO15、IO17 | 其他 | IO14、IO15、IO17 | 其他 | |
| Fin 最大值 | 10MHZ | 10MHz | 25MHz | 10MHz |
| Fout 最大值 | 10MHZ | 8MHz | 12MHz | 8MHz |
对 TPLD 使用高频输入时,TI 建议使用阻抗匹配引线以及尽可能靠近 TPLD 的接地 50Ω 端接电阻器。TPLD2001-DGS-EVM 上可以看到一个这样的示例。
图 1 TPLD2001-DGS-EVM 上的高频 IO此处,四个 200Ω 电阻器将并联焊接,从而形成一个 50Ω 接地终端。之所以使用 200Ω 电阻,是因为使用多个电阻器可以降低通过每个单独电阻器的功率,从而使用户可以使用更广泛的电阻器阵列。
当使用 TPLD 的高频输出时,TI 建议使用阻抗匹配的 50Ω 布线以实现良好的信号质量。TPLD2001-DGS-EVM 上包含 R50 以实现这一点。
在 TPLD2001 EVM 上使用高速 IO 时,TI 建议将器件焊接到 U99 焊接支架上,而不是使用电路板上的插座。TI 还建议取消安装 R14,以断开 IO17 线路与连接到电路板其余部分的布线的连接,从而减少寄生效应。
有关 TPLD 的更多信息,请访问 TPLD 产品页面或在 TI E2E™ 逻辑支持论坛上向我们的工程师提问。