ZHCZ049B December 2022 – July 2025 IWRL6432
PRODUCTION DATA
共享 RAM 时钟门控默认值
在未对时钟门控寄存器重新编程的情况下,退出深度睡眠模式时可能会损坏共享 RAM 数据。
前端控制器子系统 (FECSS)、应用子系统 (APPSS) 和硬件加速器子系统 (HWASS) 共享存储器时钟门控的复位值为 1。时钟 ICG 控制信号来自以下寄存器。
位 | 名称 | 地址 |
0 | LPRADAR:FEC_CTRL:FECSS_SHARED_MEM_CLK_GATE: FECSS_SHARED_MEM_CLK_GATE_HWA_ENABLE | 0x5200002C |
0 | LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM0_HWA_ENABLE | 0x56060398 |
2 | LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM1_HWA_ENABLE | 0x56060398 |
如果根据分配情况仅启用其中一个时钟门(HWA 或 FEC/APP),则可以正确读取数据。由于时钟门控控制信号来自控制信号寄存器空间,因此每次退出深度睡眠模式后,这些值会再次被复位,需要重新编程。
根据不同的共享存储器配置,对到达共享存储器的时钟 ICG 控制信号进行编程。每次退出深度睡眠模式后,都需要对 ICG 控制信号进行重新编程。
配置 | 软件注意事项 |
存储器与 M3 共享 | 禁用以下 ICG 控制信号:-LPRADAR:FEC_CTRL:FECSS_SHARED_MEM_CLK_GATE: FECSS_SHARED_MEM_CLK_GATE_HWA_ENABLE |
前 128KB 与 M4 共享 | 禁用以下 ICG 控制信号:-LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM0_HWA_ENABLE |
256KB 与 M4 共享 | 禁用以下 ICG 控制信号:-
|