ZHCZ031B April   2024  – December 2025 IWRL6432AOP

 

  1.   1
  2.   摘要
  3. 1简介
  4. 2器件命名规则
  5. 3器件标识
  6. 4使用说明
    1. 4.1 功耗优化拓扑中的上电序列
    2. 4.2 在 BOM 优化拓扑中,1.2V 数字 LDO 输出路径需满足数据表规格
  7. 5器件型号/修订版对应关系公告
  8. 6功能规范的已知设计异常
    1. 6.1  ANA #51
    2. 6.2  ANA#54
    3. 6.3  ANA #57
    4. 6.4  DIG #1
    5. 6.5  DIG #3
    6. 6.6  DIG #4
    7. 6.7  DIG #5
    8. 6.8  DIG #6
    9. 6.9  DIG #8
    10. 6.10 DIG #9
    11. 6.11 DIG #10
    12. 6.12 DIG #14
    13. 6.13 DIG #15
    14. 6.14 DIG #16
  9. 7商标
  10.   修订历史记录

DIG #8

共享 RAM 时钟门控默认值

受影响的修订版

IWRL6432AOPES2.0

详细信息

在未对时钟门控寄存器重新编程的情况下,退出深度睡眠模式时可能会损坏共享 RAM 数据。

前端控制器子系统 (FECSS)、应用子系统 (APPSS) 和硬件加速器子系统 (HWASS) 共享存储器时钟门控的复位值为 1。时钟 ICG 控制信号来自以下寄存器。

名称

地址

0

LPRADAR:FEC_CTRL:FECSS_SHARED_MEM_CLK_GATE: FECSS_SHARED_MEM_CLK_GATE_HWA_ENABLE

0x5200002C

0

LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM0_HWA_ENABLE

0x56060398

2

LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM1_HWA_ENABLE0x56060398
当 FECSS 通过 AHB 访问共享存储器时,若 APPSS 试图通过 VBUSM SCR 访问共享存储器组 0,会观察到 APPSS 从共享 RAM 中读取到错误的零值。

如果根据分配情况仅启用其中一个时钟门(HWA 或 FEC/APP),则可以正确读取数据。由于时钟门控控制信号来自控制信号寄存器空间,因此每次退出深度睡眠模式后,这些值会再次被复位,需要重新编程。

权变措施

根据不同的共享存储器配置,对到达共享存储器的时钟 ICG 控制信号进行编程。每次退出深度睡眠模式后,都需要对 ICG 控制信号进行重新编程。

配置

软件注意事项

存储器与 M3 共享

禁用以下 ICG 控制信号:-LPRADAR:FEC_CTRL:FECSS_SHARED_MEM_CLK_GATE: FECSS_SHARED_MEM_CLK_GATE_HWA_ENABLE

前 128KB 与 M4 共享

禁用以下 ICG 控制信号:-LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM0_HWA_ENABLE

256KB 与 M4 共享

禁用以下 ICG 控制信号:-

  • LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM0_HWA_ENABLE

  • LPRADAR:APP_CTRL:APPSS_SHARED_MEM_CLK_GATE:APPSS_SHARED_MEM_CLK_GATE_MEM1_HWA_ENABLE