ZHCUDB0 August 2025 LMK3H2104
| OTP 页面 | OUT0 (MHz) | OUT1 (MHz) | OUT2 (MHz) | OUT3 (MHz) | REF0 (MHz) | REF1 (MHz) |
|---|---|---|---|---|---|---|
| OTP 第 0 页 | 100 | 100 | 100 | 100 | 25 | 25 |
| OTP 第 1 页 | 100 | 100 | 100 | 100 | 25 | 25 |
| OTP 第 2 页 | 100 | 100 | 100 | 100 | 25 | 25 |
| OTP 第 3 页 | 100 | 100 | 100 | 100 | 25 | 25 |
| OTP 页面 | I2C 配置 |
|---|---|
| OTP 第 0 页 |
I2C 地址:0x68 1 字节寄存器寻址 |
| OTP 第 1 页 |
I2C 地址:0x68 1 字节寄存器寻址 |
| OTP 第 2 页 |
I2C 地址:0x68 1 字节寄存器寻址 |
| OTP 第 3 页 |
I2C 地址:0x68 1 字节寄存器寻址 |
| GPI 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPI0 | 组 OE、OE_GROUP_0 | 反转 | 启用 | 禁用 |
| GPI1 | 组 OE、OE_GROUP_1 | 反转 | 启用 | 禁用 |
| GPI2 | 组 OE、OE_GROUP_2 | 反转 | 启用 | 禁用 |
| GPIO 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPIO0 | 组 OE、OE_GROUP_3 | 反转 | 启用 | 禁用 |
| GPIO1 | 状态输出、CLK_READY | 正常 | 启用 | 禁用 |
| 输入 | 加电/断电 | 输入格式 | 输入端接 |
|---|---|---|---|
| IN_0 | 断电 | 不适用(IN0 未使用) | 无、DC |
| 输出 | 频率 (MHz) | 格式 | 时钟源 | 输出状态 | OE 组 | SSC 行为 |
|---|---|---|---|---|---|---|
| OUT0 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_0 | 禁用 |
| OUT1 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_1 | 禁用 |
| OUT2 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_2 | 禁用 |
| OUT3 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_3 | 禁用 |
| REF0 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 禁用 |
| REF1 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 禁用 |
| GPI 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPI0 | 组 OE、OE_GROUP_0 | 反转 | 启用 | 禁用 |
| GPI1 | 组 OE、OE_GROUP_1 | 反转 | 启用 | 禁用 |
| GPI2 | 组 OE、OE_GROUP_2 | 反转 | 启用 | 禁用 |
| GPIO 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPIO0 | 组 OE、OE_GROUP_3 | 反转 | 启用 | 禁用 |
| GPIO1 | 状态输出、CLK_READY | 正常 | 启用 | 禁用 |
| 输入 | 加电/断电 | 输入格式 | 输入端接 |
|---|---|---|---|
| IN_0 | 断电 | 不适用(IN0 未使用) | 无、DC |
| 输出 | 频率 (MHz) | 格式 | 时钟源 | 输出状态 | OE 组 | SSC 行为 |
|---|---|---|---|---|---|---|
| OUT0 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_0 | 启用,-0.1% 向下展频 |
| OUT1 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_1 | 启用,-0.1% 向下展频 |
| OUT2 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_2 | 启用,-0.1% 向下展频 |
| OUT3 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_3 | 启用,-0.1% 向下展频 |
| REF0 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.1% 向下展频 |
| REF1 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.1% 向下展频 |
| GPI 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPI0 | 组 OE、OE_GROUP_0 | 反转 | 启用 | 禁用 |
| GPI1 | 组 OE、OE_GROUP_1 | 反转 | 启用 | 禁用 |
| GPI2 | 组 OE、OE_GROUP_2 | 反转 | 启用 | 禁用 |
| GPIO 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPIO0 | 组 OE、OE_GROUP_3 | 反转 | 启用 | 禁用 |
| GPIO1 | 状态输出、CLK_READY | 正常 | 启用 | 禁用 |
| 输入 | 加电/断电 | 输入格式 | 输入端接 |
|---|---|---|---|
| IN_0 | 断电 | 不适用(IN0 未使用) | 无、DC |
| 输出 | 频率 (MHz) | 格式 | 时钟源 | 输出状态 | OE 组 | SSC 行为 |
|---|---|---|---|---|---|---|
| OUT0 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_0 | 启用,-0.3% 向下展频 |
| OUT1 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_1 | 启用,-0.3% 向下展频 |
| OUT2 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_2 | 启用,-0.3% 向下展频 |
| OUT3 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_3 | 启用,-0.3% 向下展频 |
| REF0 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.3% 向下展频 |
| REF1 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.3% 向下展频 |
| GPI 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPI0 | 组 OE、OE_GROUP_0 | 反转 | 启用 | 禁用 |
| GPI1 | 组 OE、OE_GROUP_1 | 反转 | 启用 | 禁用 |
| GPI2 | 组 OE、OE_GROUP_2 | 反转 | 启用 | 禁用 |
| GPIO 引脚 | 引脚行为 | 极性 | 内部下拉电阻 | 内部上拉电阻 |
|---|---|---|---|---|
| GPIO0 | 组 OE、OE_GROUP_3 | 反转 | 启用 | 禁用 |
| GPIO1 | 状态输出、CLK_READY | 正常 | 启用 | 禁用 |
| 输入 | 加电/断电 | 输入格式 | 输入端接 |
|---|---|---|---|
| IN_0 | 断电 | 不适用(IN0 未使用) | 无、DC |
| 输出 | 频率 (MHz) | 格式 | 时钟源 | 输出状态 | OE 组 | SSC 行为 |
|---|---|---|---|---|---|---|
| OUT0 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_0 | 启用,-0.5% 向下展频 |
| OUT1 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_1 | 启用,-0.5% 向下展频 |
| OUT2 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_2 | 启用,-0.5% 向下展频 |
| OUT3 | 100 | 100Ω LP-HCSL | PATH1 | 启用 | OE_GROUP_3 | 启用,-0.5% 向下展频 |
| REF0 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.5% 向下展频 |
| REF1 | 25 | 不适用 | PATH1 | 禁用 | 无 OE 组 | 启用,-0.5% 向下展频 |