ZHCU959 February   2022

 

  1.   摘要
  2.   商标
  3. 1引言
    1. 1.1 特性
    2. 1.2 应用
  4. 2EVM 设置和快速入门指南
  5. 3EVM 连接器和测试点
  6. 4PCB 布局
  7. 5原理图
  8. 6物料清单 (BOM)

EVM 连接器和测试点

表 3-1 中列出了电路板上的主要接口。如需了解更多信息,请参阅 TPS7H500x-SEP 采用增强型航天塑料的抗辐射 2MHz 电流模式 PWM 控制器数据表中的相关部分。

表 3-1 EVM 板连接
测试点 5005 5006 5007 5008 连接 说明
TP1、J1 OUTA 在设计中连接到栅极驱动器。元件 R5 和 C5 可用于测试不同的 R/C 负载。
TP2、J2 OUTB 在设计中连接到栅极驱动器。元件 R6 和 C6 可用于测试不同的 R/C 负载。
TP3、J3 SRA 在设计中连接到栅极驱动器。元件 R7 和 C7 可用于测试不同的 R/C 负载。
TP4、J4 SRB 在设计中连接到栅极驱动器。元件 R8 和 C8 可用于测试不同的 R/C 负载。
TP5、TP6 CS_LIM 在设计中是电流感测的输入。CS_LIM 电路提供了来自 OUTA 和 OUTB 的小三角波形。请注意,这会增加 OUTA 和 OUTB 的负载,从而导致压摆率降低。如果 R9 和 R10 未组装,则可以从 TP5 强制执行 CS_LIM。
TP7 VIN TPS7H5001EVM-CVAL 器件的电压输入
TP8 EN TPS7H5001EVM-CVAL 器件的使能引脚,当前被拉高至 VLDO
TP9 COMP TPS7H5001EVM-CVAL 的误差放大器输出,用于强制此电压以开环方式运行 TPS7H5001EVM-CVAL。
TP10 REFCAP TPS7H5001EVM-CVAL 的内部基准
TP11、TP12 SS 在闭环设计中,这会在启动期间缓慢增加转换器输出电压
TP13、TP15 SYNC 在此引脚上输入时钟会同步 TPS7H5001EVM-CVAL,频率是输入频率的一半
TP14 VLDO 器件逻辑的内部电压轨
TP20 VSENSE TPS7H5001EVM-CVAL 的电压感测。在完整设计中连接到转换器输出电压。
TP21 RSC 斜坡补偿选择电阻器。设置器件内部的斜坡补偿压摆率。
TP22 HICC 可配置转换器断续时间。虽然是通过 EVM 上的一个电阻器接地的,但在完整设计中,它通常是一个电容器。
TP23 FAULT 出现任何故障情况时,此节点上的高电平信号会关闭 TPS7H5001EVM-CVAL
TP24 SP 可配置同步整流器和主输出之间的延迟
TP25 RT TPS7H5001EVM-CVAL 的频率选择。更改此项可以改变转换器的频率。
TP26 PS 可配置主输出和同步整流器之间的延迟
TP27 LEB 可配置转换器的前沿消隐时间

表 3-2 中描述并列出了 J6 的连接和配置。使用 J6 可在不同的 DCL 连接之间切换,以测试不同的占空比限值。引脚 1 由它旁边的点标记。

表 3-2 J6 连接和配置
引脚连接 占空比限值配置 说明
引脚 1 和引脚 2 100% DCL 被拉高至 VLDO
引脚 2 和引脚 3 50% DCL 被拉低至 AVSS
悬空 75% DCL 处于悬空状态