ZHCSZ18 October   2025 TXB0604

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 电气特性
    5. 5.5 开关特性,VCCA = 0.9V
    6. 5.6 开关特性,VCCA = 1.2V
    7. 5.7 开关特性,VCCA = 1.5V ± 0.1V
    8. 5.8 开关特性,VCCA = 1.8V ± 0.15V
    9. 5.9 开关特性:Tsk,TMAX(-40°C 至 125°C) 
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 架构
      2. 7.3.2 输入驱动器要求
      3. 7.3.3 输出负载注意事项
      4. 7.3.4 启用和禁用
      5. 7.3.5 I/O 线路上的上拉或下拉电阻
      6. 7.3.6 虚拟周期
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
  10. 电源相关建议
  11. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  12. 11器件和文档支持
    1. 11.1 接收文档更新通知
    2. 11.2 支持资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

详细设计过程

要开始设计过程,请确定以下内容:

  • 器件输出端的串联电阻
    • 必须在器件输出端放置串联电阻器,以提高信号完整性并将总输出阻抗与外部传输路径相匹配。例如,假设器件输出阻抗为 21Ω,30Ω 串联电阻器可提供接近 50Ω 的有效源阻抗,从而匹配典型的受控阻抗 PCB 布线或电缆连接。
  • 输入电压范围
    • 使用正在驱动 TXB0604 器件的器件电源电压来确定输入电压范围。要获得有效的逻辑高电平,此值必须超过输入端口的 VIH。要获得有效的逻辑低电平,此值必须小于输入端口的 VIL
  • 外部下拉或上拉电阻降低输出 VOH 和 VOL。使用以下公式来估算外部下拉和上拉电阻作用下的 VOH 和 VOL
    方程式 3. V O H = V C C x   × R P D   /   R P D + 1.5 k Ω
    方程式 4. V O L = V C C x   × 1.5 k Ω   / R P U + 1.5 k Ω

其中

  • VCCx 是 VCCA 或 VCCB 的输出端口电源电压
  • RPD 是外部下拉电阻器的值
  • RPU 是外部上拉电阻的值
  • 1.5kΩ 计算的是 I/O 线路中 1kΩ 串联电阻的变化