ZHCSYY9B March 2005 – September 2025 LP2902 , LP324
PRODUCTION DATA
图 4-1 D 封装,14 引脚 SOIC;N 封装,14 引脚 PDIP;PW 封装,14 引脚 TSSOP(顶视图)| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| 1IN– | 2 | 输入 | 负输入 |
| 1IN+ | 3 | 输入 | 正输入 |
| 1OUT | 1 | 输出 | 输出 |
| 2IN– | 6 | 输入 | 负输入 |
| 2IN+ | 5 | 输入 | 正输入 |
| 2OUT | 7 | 输出 | 输出 |
| 3IN– | 9 | 输入 | 负输入 |
| 3IN+ | 10 | 输入 | 正输入 |
| 3OUT | 8 | 输出 | 输出 |
| 4IN– | 13 | 输入 | 负输入 |
| 4IN+ | 12 | 输入 | 正输入 |
| 4OUT | 14 | 输出 | 输出 |
| VCC– | 11 | 电源 | 负(最低)电源或接地(对于单电源供电) |
| VCC+ | 4 | 电源 | 正(最高)电源 |