ZHCSXO7 December   2024 IWRL6844

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 器件比较
    1. 5.1 相关产品
  7. 终端配置和功能
    1. 6.1 引脚图
    2. 6.2 信号说明
      1.      11
      2.      12
      3.      13
      4.      14
      5.      15
      6.      16
      7.      17
      8.      18
      9.      19
      10.      20
      11.      21
      12.      22
      13.      23
      14.      24
      15.      25
      16.      26
    3.     27
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 OTP 电子保险丝编程的建议运行条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
      1. 7.6.1 3.3V I/O 拓扑
      2. 7.6.2 1.8V I/O 拓扑
      3. 7.6.3 系统拓扑
        1. 7.6.3.1 I/O 拓扑
      4. 7.6.4 射频电源去耦电容器和布局条件
        1. 7.6.4.1 1.2V 射频电源轨
          1. 7.6.4.1.1 1.2V 射频电源轨
        2. 7.6.4.2 1.0V 射频 LDO
          1. 7.6.4.2.1 1.0V 射频 LDO
      5. 7.6.5 噪声和纹波规格
    7. 7.7  节电模式
      1. 7.7.1 功耗典型数值
    8. 7.8  每个电压轨的峰值电流要求
    9. 7.9  射频规格
    10. 7.10 支持的 DFE 特性
    11. 7.11 CPU 规范
    12. 7.12 热阻特性
    13. 7.13 时序和开关特性
      1. 7.13.1  电源时序和复位时序
      2. 7.13.2  同步帧触发
      3. 7.13.3  输入时钟和振荡器
        1. 7.13.3.1 时钟规格
      4. 7.13.4  多通道缓冲/标准串行外设接口 (McSPI)
        1. 7.13.4.1 McSPI 特性
        2. 7.13.4.2 SPI 时序条件
        3. 7.13.4.3 SPI - 控制器模式
          1. 7.13.4.3.1 SPI 的时序和开关要求 - 控制器模式
          2. 7.13.4.3.2 SPI 输出时序的时序和开关特性 - 控制器模式
        4. 7.13.4.4 SPI - 外设模式
          1. 7.13.4.4.1 SPI 的时序和开关要求 — 外设模式
          2. 7.13.4.4.2 SPI 输出时序的时序和开关特性 - 次级模式
      5. 7.13.5  LVDS 仪表和测量外设
        1. 7.13.5.1 LVDS 接口配置
        2. 7.13.5.2 LVDS 接口时序
      6. 7.13.6  通用输入/输出
        1. 7.13.6.1 输出时序的开关特性与负载电容 (CL) 间的关系
      7. 7.13.7  控制器局域网 - 灵活数据速率 (CAN-FD)
        1. 7.13.7.1 CANx TX 和 RX 引脚的动态特性
      8. 7.13.8  串行通信接口 (SCI)
        1. 7.13.8.1 SCI 时序要求
      9. 7.13.9  内部集成电路接口 (I2C)
        1. 7.13.9.1 I2C 时序要求
      10. 7.13.10 四线串行外设接口 (QSPI)
        1. 7.13.10.1 QSPI 时序条件
        2. 7.13.10.2 QSPI 输入(读取)时序的时序要求
        3. 7.13.10.3 QSPI 开关特性
      11. 7.13.11 JTAG 接口
        1. 7.13.11.1 JTAG 时序条件
        2. 7.13.11.2 IEEE 1149.1 JTAG 的时序要求
        3. 7.13.11.3 IEEE 1149.1 JTAG 在推荐工作条件下的开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频 (RF) 和模拟子系统
      2. 8.3.2 时钟子系统
      3. 8.3.3 发送子系统
      4. 8.3.4 接收子系统
      5. 8.3.5 处理器子系统
      6. 8.3.6 主机接口
      7. 8.3.7 应用子系统 Cortex-R5F
      8. 8.3.8 DSP 子系统
      9. 8.3.9 硬件加速器 (HWA1.2) 特性
        1. 8.3.9.1 xWRx843 中的 HWA1.1、xWRLx432 中的 HWA1.2 和 xWRL684x 中的 HWA1.2 之间的硬件加速器功能差异
    4. 8.4 其他子系统
      1. 8.4.1 安全性 – 硬件安全模块
      2. 8.4.2 用于用户应用的 GPADC 通道(服务)
      3. 8.4.3 GPADC 参数
    5. 8.5 存储器分区示例
    6. 8.6 引导模式
  10. 监控和诊断
  11. 10应用、实施和布局
    1. 10.1 应用信息
    2. 10.2 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件命名规则
    2. 11.2 工具与软件
    3. 11.3 文档支持
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

表 6-9 电源信号说明
信号名称引脚类型说明PKG1 引脚
VDDPWR1.2V 内核电源E13E14F10F11F12F13F14F9G10G11G12G13G14G9H10H11H12H13H14H9T5U5
VDDA_10RFPWR1.0V 内部 LDO 输出。D5D6D7K5
VDDA_12RFPWR1.2V 射频电源D10D8D9
VDDA_18BBPWR1.8V 模拟电源R1R2
VDDA_18VCOPWR1.8V 模拟电源G3
VDD_SRAMPWR1.2V SRAM 电源T9U9
VIN_18PMPWR1.8V 内核电源M4
VIOINPWR1.8V/3.3V 数字 IO 电源D17T17U6
VIOIN_18PWR1.8V IO 电源F17R17U8
VIOIN_18CLKPWR1.8V 模拟电源D3
VIOIN_18LVDSPWR用于 LVDS 端口的 1.8V 电源K16
VNWAPWR1.2V VNWA 电源。始终连接到 SRAM 电源T6
VOUT_14APLLPWR1.4V 内部 LDO 输出H7
VOUT_14SYNTHPWR1.4V 内部 LDO 输出F3
VPPPWR保险丝链的电压电源R4
VSSGND接地A17B16D16E10E11E12E16J10J11J12J13J14J16J9K10K11K12K13K14K7K8K9L10L11L12L13L14L7L8L9M10M11M12M13M14M7M8M9N10N11N12N13N14N7N8N9T16T7T8U17
VSSAGND接地A1A10A2A4A6A8B10B2B3B4B5B6B7B8B9C1C2D2E1E2E7E8E9F1F2F8G2G7G8H1H2H8J2J7J8K1K2K6L2L5L6M1M2M5M6N2N5N6P1P2T1T2U1