ZHCSWY4L May 2005 – August 2024 GD65232 , GD75232
PRODUCTION DATA
GD65232 和 GD75232 分别整合了来自德州仪器 (TI) 贸易标准 SN75188 和 SN75189 双极四路驱动器和接收器的三个驱动器和五个接收器。引脚排列与 SN75C185 的直通式设计相匹配,可减少器件数量,减少所需的布板空间,并轻松实现 UART 与 IBM™ PC/AT 串行端口连接器及兼容接口的互连。与 SN75C185 相比,GD65232 和 GD75232 的双极电路和处理过程以静态功率和外部无源器件为代价,为这一功能提供了一种坚固耐用的低成本解决方案。
GD65232 和 GD75232 符合 TIA/EIA-232-F 和 ITU(原 CCITT)V.28 标准的要求。这些标准适用于以高达 20kbits 的信号传输速率在主机与外设之间进行的数据交换。这些器件的开关速度非常快,足以在容性负载较低(电缆较短)时支持高达 120kbits 的速率。除非设计人员能够对电缆和两端接口电路进行设计上的控制,否则无法期望在更高信号传输速率下实现互操作性。要在高达 120kbits 的信号传输速率下实现互操作性,建议使用 TIA/EIA-423-B (ITU V.10) 和 TIA/EIA-422-B (ITU V.11) 标准。
| 器件型号 | 封装(1) | 封装尺寸(2) |
|---|---|---|
| GD65232 GD75232 |
SSOP(DB,20) | 7.2mm x 7.8mm |
| SOIC(DW,20) | 12.8mm x 10.3mm | |
| PDIP(N,20) | 24.33mm x 9.4mm | |
| TSSOP(PW,20) | 6.5mm x 6.4mm |