ZHCSWY4L May   2005  – August 2024 GD65232 , GD75232

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  Recommended Operating Conditions
    3. 5.3  Thermal Information
    4. 5.4  Supply Currents over Recommended Operating Free-air Temperature Range
    5. 5.5  Electrical Characteristics, Driver
    6. 5.6  Switching Characteristics, Driver
    7. 5.7  Electrical Characteristics, Receiver
    8. 5.8  Switching Characteristics, Receiver
    9. 5.9  Typical Characteristics Driver
    10. 5.10 Typical Characteristics Receiver
  7. Parameter Measurement Information
  8. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Schematic
  9. Device and Documentation Support
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

说明

GD65232 和 GD75232 分别整合了来自德州仪器 (TI) 贸易标准 SN75188 和 SN75189 双极四路驱动器和接收器的三个驱动器和五个接收器。引脚排列与 SN75C185 的直通式设计相匹配,可减少器件数量,减少所需的布板空间,并轻松实现 UART 与 IBM™ PC/AT 串行端口连接器及兼容接口的互连。与 SN75C185 相比,GD65232 和 GD75232 的双极电路和处理过程以静态功率和外部无源器件为代价,为这一功能提供了一种坚固耐用的低成本解决方案。

GD65232 和 GD75232 符合 TIA/EIA-232-F 和 ITU(原 CCITT)V.28 标准的要求。这些标准适用于以高达 20kbits 的信号传输速率在主机与外设之间进行的数据交换。这些器件的开关速度非常快,足以在容性负载较低(电缆较短)时支持高达 120kbits 的速率。除非设计人员能够对电缆和两端接口电路进行设计上的控制,否则无法期望在更高信号传输速率下实现互操作性。要在高达 120kbits 的信号传输速率下实现互操作性,建议使用 TIA/EIA-423-B (ITU V.10) 和 TIA/EIA-422-B (ITU V.11) 标准。

封装信息
器件型号 封装(1) 封装尺寸(2)
GD65232
GD75232
SSOP(DB,20) 7.2mm x 7.8mm
SOIC(DW,20) 12.8mm x 10.3mm
PDIP(N,20) 24.33mm x 9.4mm
TSSOP(PW,20) 6.5mm x 6.4mm
有关更多信息,请参阅节 10
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
GD65232 GD75232  逻辑图(正逻辑)逻辑图(正逻辑)