ZHCSWI7O May   1999  – July 2025 SN74LV4052A

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  热性能信息:SN74LV4052A
    4. 5.4  建议运行条件
    5. 5.5  电气特性
    6. 5.6  计时特点 VCC = 2.5V ± 0.2V
    7. 5.7  计时特点 VCC = 3.3V ± 0.3V
    8. 5.8  计时特点 VCC = 5V ± 0.5V
    9. 5.9  AC 特性
    10. 5.10 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

说明

SNx4LV4052A 器件是可在 1.65V 至 5.5V VCC 电压下运行的双路 4 通道 CMOS 模拟多路复用器和多路解复用器。

SNx4LV4052A 器件能够处理模拟和数字信号。每个通道允许在任意方向传输振幅高达 5.5V(峰值)的信号。

封装信息
器件型号封装(1)封装尺寸 (2)
SNx4LV4052AD(SOIC,16)9.9mm × 6mm
PW(TSSOP,16)5mm × 6.4mm
RGY(VQFN,16)4mm × 3.5mm
DYY(SOT-23-THIN,16) 4.2mm x 3.26mm
有关更多信息,请参阅节 11
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
SN74LV4052A 逻辑图(正逻辑)逻辑图(正逻辑)