ZHCSPN8A January 2024 – January 2025 TAA5412-Q1
PRODUCTION DATA
如表 7-184 所示的寄存器页面包含通道 1 至 4 的 DAC MSA 的可编程系数。
| 地址 | 寄存器 | 复位 | 说明 |
| 0x00 | PAGE[7:0] | 0x00 | 器件页寄存器 |
| 0x58 | ADC_CH1_SF1_BYT1[7:0] | 0x04 | ADC CH1 MSA 系数字节[31:24] |
| 0x59 | ADC_CH1_SF1_BYT2[7:0] | 0x00 | ADC CH1 MSA 系数字节[23:16] |
| 0x5A | ADC_CH1_SF1_BYT3[7:0] | 0x00 | ADC CH1 MSA 系数字节[15:8] |
| 0x5B | ADC_CH1_SF1_BYT4[7:0] | 0x00 | ADC CH1 MSA 系数字节[7:0] |
| 0x5C | ADC_CH2_SF1_BYT1[7:0] | 0x04 | ADC CH2 MSA 系数字节[31:24] |
| 0x5D | ADC_CH2_SF1_BYT2[7:0] | 0x00 | ADC CH2 MSA 系数字节[23:16] |
| 0x5E | ADC_CH2_SF1_BYT3[7:0] | 0x00 | ADC CH2 MSA 系数字节[15:8] |
| 0x5F | ADC_CH2_SF1_BYT4[7:0] | 0x00 | ADC CH2 MSA 系数字节[7:0] |
| 0x60 | ADC_CH3_SF1_BYT1[7:0] | 0x04 | ADC CH3 MSA 系数字节[31:24] |
| 0x61 | ADC_CH3_SF1_BYT2[7:0] | 0x00 | ADC CH3 MSA 系数字节[23:16] |
| 0x62 | ADC_CH3_SF1_BYT3[7:0] | 0x00 | ADC CH3 MSA 系数字节[15:8] |
| 0x63 | ADC_CH3_SF1_BYT4[7:0] | 0x00 | ADC CH3 MSA 系数字节[7:0] |
| 0x64 | ADC_CH4_SF1_BYT1[7:0] | 0x04 | ADC CH4 MSA 系数字节[31:24] |
| 0x65 | ADC_CH4_SF1_BYT2[7:0] | 0x00 | ADC CH4 MSA 系数字节[23:16] |
| 0x66 | ADC_CH4_SF1_BYT3[7:0] | 0x00 | ADC CH4 MSA 系数字节[15:8] |
| 0x67 | ADC_CH4_SF1_BYT4[7:0] | 0x00 | ADC CH4 MSA 系数字节[7:0] |