ZHCSIS7E
September 2018 – November 2024
UCC21540
,
UCC21540A
,
UCC21541
,
UCC21542
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
器件比较表
5
引脚配置和功能
5.1
引脚配置和功能
5.2
UCC21542 引脚功能
6
规格
6.1
绝对最大额定值
6.2
ESD 等级
6.3
建议运行条件
6.4
热性能信息
6.5
功率等级
6.6
绝缘规格
6.7
安全限值
6.8
电气特性
6.9
开关特性
6.10
绝缘特性曲线
6.11
典型特性
7
参数测量信息
7.1
最小脉冲
7.2
传播延迟和脉宽失真度
7.3
上升和下降时间
7.4
输入和禁用响应时间
7.5
可编程死区时间
7.6
上电 UVLO 到输出延迟
7.7
CMTI 测试
8
详细说明
8.1
概述
8.2
功能方框图
8.3
特性说明
8.3.1
VDD、VCCI 和欠压锁定 (UVLO)
8.3.2
输入和输出逻辑表
8.3.3
输入级
8.3.4
输出级
8.3.5
UCC2154x 中的二极管结构
8.4
器件功能模式
8.4.1
禁用引脚
8.4.2
可编程死区时间 (DT) 引脚
8.4.2.1
DT 引脚连接至 VCCI
8.4.2.2
在 DT 和 GND 引脚之间连接编程电阻器
9
应用和实施
9.1
应用信息
9.2
典型应用
9.2.1
设计要求
9.2.2
详细设计过程
9.2.2.1
设计 INA/INB 输入滤波器
9.2.2.2
选择死区时间电阻器和电容器
9.2.2.3
选择外部自举二极管及其串联电阻
9.2.2.4
栅极驱动器输出电阻器
9.2.2.5
栅极至源极电阻器选择
9.2.2.6
估算栅极驱动器功率损耗
9.2.2.7
估算结温
9.2.2.8
选择 VCCI、VDDA/B 电容器
9.2.2.8.1
选择 VCCI 电容器
9.2.2.8.2
选择 VDDA(自举)电容器
9.2.2.8.3
选择 VDDB 电容器
9.2.2.9
具有输出级负偏置的应用电路
9.2.3
应用曲线
10
电源相关建议
11
布局
11.1
布局指南
11.1.1
元件放置注意事项
11.1.2
接地注意事项
11.1.3
高电压注意事项
11.1.4
散热注意事项
11.2
布局示例
12
器件和文档支持
12.1
第三方产品免责声明
12.2
文档支持
12.2.1
相关文档
12.3
接收文档更新通知
12.4
支持资源
12.5
商标
12.6
静电放电警告
12.7
术语表
13
修订历史记录
14
机械、封装和可订购信息
1
特性
宽体封装选项
DW SOIC-16:引脚对引脚兼容
UCC21520
DWK SOIC-14:3.3mm 通道间距
高达 4A 峰值拉电流和 6A 峰值灌电流输出
高达 18V 的 VDD 输出驱动电源
5V 和 8V VDD UVLO 选项
CMTI 大于 125V/ns
开关参数:
33ns 典型传播延迟
6ns 最大脉宽失真
10µs 最大 VDD 上电延迟
可通过电阻器编程的死区时间
TTL 和 CMOS 兼容输入
安全相关认证(计划):
符合 DIN EN IEC 60747-17 (VDE 0884-17) 标准的 8000V
PK
增强型隔离
符合 UL 1577 标准且长达 1 分钟的 5700V
RMS
隔离
符合 GB4943.1-2022 标准的 CQC 认证