ZHCADU5A February   2024  – August 2025 MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G1518 , MSPM0G1519 , MSPM0G3106 , MSPM0G3106-Q1 , MSPM0G3107 , MSPM0G3107-Q1 , MSPM0G3505 , MSPM0G3505-Q1 , MSPM0G3506 , MSPM0G3506-Q1 , MSPM0G3507 , MSPM0G3507-Q1 , MSPM0G3518 , MSPM0G3518-Q1 , MSPM0G3519 , MSPM0G3519-Q1

 

  1.   1
  2. 1说明
  3. 2所需外设
  4. 3设计步骤
  5. 4设计注意事项
  6. 5软件流程图
  7. 6应用代码
  8. 7其他资源
  9. 8修订历史记录
  10.   商标
  11. 9E2E

说明

该子系统演示了如何使用 MSPM0G 系列器件中的内部 ADC 和数学加速器 (MATHACL) 模块对模拟信号实施简单的流式 IIR 滤波器。在此配置中,使用单极 IIR 滤波器对模拟信号上的噪声进行滤波。可以调整定义的 β 值以控制 IIR 滤波器随频率的衰减。

 IIR 滤波器功能方框图图 1-1 IIR 滤波器功能方框图