ZHCADE1A November 2023 – April 2025 LMKDB1108 , LMKDB1120
表 5-1 是针对 LMKDB1xxx 相位噪声分析的 PCIe 合规性结果汇总,其中展示了器件在第 1 代到第 6 代 PCIe、噪声折叠 0 和 3 以及时钟架构通用时钟 (CC) 和独立基准无展频 (SRNS) 方面的抖动兼容性。
PCIe 抖动规格或时域计算可能具有以下状态之一:
| 抖动滤波器 | 时钟架构 | 噪声折叠 | 最小 (fs) | 最大 (fs) | 限制 (fs) | 状态 |
|---|---|---|---|---|---|---|
| PCIe1 | CC | 0 | 0.0 | 627 | 86,000 | 通过 |
| 3 | 0.0 | 710 | 86,000 | 通过 | ||
| SRNS | 0 | 不适用 | 不适用 | 不适用 | 不适用 | |
| 3 | 不适用 | 不适用 | 不适用 | 不适用 | ||
| PCIe2 | CC | 0 | 20 | 60 | 3,100 | 通过 |
| 3 | 23 | 71 | 3,100 | 通过 | ||
| SRNS | 0 | 27 | 71 | 不适用 | 不适用 | |
| 3 | 31 | 80 | 不适用 | 不适用 | ||
| PCIe3 | CC | 0 | 6 | 18 | 1,000 | 通过 |
| 3 | 7 | 21 | 1,000 | 通过 | ||
| SRNS | 0 | 18 | 21 | 不适用 | 不适用 | |
| 3 | 21 | 25 | 不适用 | 不适用 | ||
| PCIe4 | CC | 0 | 6.193 | 17.672 | 500.0 | 通过 |
| 3 | 7.471 | 20.997 | 500.0 | 通过 | ||
| SRNS | 0 | 7.901 | 21.219 | 不适用 | 不适用 | |
| 3 | 9.082 | 24.523 | 不适用 | 不适用 | ||
| PCIe5 | CC | 0 | 1.344 | 6.872 | 150.0 | 通过 |
| 3 | 1.669 | 8.539 | 150.0 | 通过 | ||
| SRNS | 0 | 1.676 | 8.346 | 不适用 | 不适用 | |
| 3 | 1.952 | 9.747 | 不适用 | 不适用 | ||
| PCIe6 | CC | 0 | 1.564 | 4.456 | 100.0 | 通过 |
| 3 | 1.878 | 5.353 | 100.0 | 通过 | ||
| SR | 0 | 2.343 | 6.621 | 不适用 | 不适用 | |
| 3 | 2.659 | 7.517 | 不适用 | 不适用 | ||
| PCIe7 | CC | 0 | 1.194 | 3.408 | 67.0 | 通过 |
| 3 | 1.397 | 3.987 | 67.0 | 通过 | ||
| SR | 0 | 1.767 | 5.021 | 不适用 | 不适用 | |
| 3 | 1.973 | 5.606 | 不适用 | 不适用 |
表 5-2 是用于 LMKDB1xxx 时域分析的 PCIe 合规性摘要,展示了器件的时域合规性。
| 计算 | 最小值 | 平均值 | 最大值 | 限制 | 状态 |
|---|---|---|---|---|---|
| Vcross | 330.09mV | 343.67mV | 357.31mV | 250mV 至 550mV | 通过 |
| Vhigh | 758.527mV | 758.527mV | 150mVmV | 通过 | |
| Vlow | -42.394mV | -42.394mV | –150mVmV | 通过 | |
| 周期 | 9.971ns | 10.0ns | 10.022ns | 9.847ns 到 10.203ns | 通过 |
| 占空比 | 49.441% | 49.624% | 49.825% | 40% 至 60% | 通过 |
| 过冲电压 | 72.83mV | 91.34mV | 300mV | 通过 | |
| 下冲电压 | -57.47mV | -70.69mV | -300mV | 通过 | |
| 上升沿速率 | 2.14V/ns | 2.419V/ns | 2.718V/ns | 0.6V/ns 至 4.0V/ns | 通过 |
| 下降沿速率 | 2.24V/ns | 2.508V/ns | 2.818V/ns | 0.6V/ns 至 4.0V/ns | 通过 |