ZHCADD8 November   2023 LMK6H

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2测试设置
  6. 3测试步骤
  7. 4TI PCIe 合规性工具说明
  8. 5LMK6H 测试结果
    1. 5.1 LMK6H 测试结果摘要
    2. 5.2 LMK6H 的 PCIe 工具输入文件波形
    3. 5.3 LMK6H 详细抖动测量
  9. 6总结
  10. 7参考资料

LMK6H 测试结果摘要

表 5-1 是针对 LMK6H 相位噪声分析的 PCIe 合规性结果汇总,其中展示了器件在第 1 代到第 6 代 PCIe、噪声折叠 0 和 3 以及通用时钟 (CC) 和独立基准无展频 (SRNS) 时钟架构方面的抖动兼容性。

PCIe 抖动规格或时域计算可能具有以下状态之一:

  • 通过:在规格/限制范围内
  • 未通过:超出规格/限制
  • 不适用:无规格/限制
表 5-1 LMK6H PCIe 工具测试结果摘要 - 频域
抖动滤波器时钟架构噪声折叠最小 (fs)最大 (fs)限制 (fs)状态
PCIe1CC00.01,38486,000通过
30.01,82686,000通过
PCIe2CC0481523,100通过
3631993,100通过
SRNS059157不适用不适用
379207不适用不适用
PCIe3CC016461,000通过
321601,000通过
SRNS01850不适用不适用
32465不适用不适用
PCIe4CC01646500.0通过
32160500.0通过
SRNS01850不适用不适用
32465不适用不适用
PCIe5CC0420150.0通过
3525150.0通过
SRNS0420不适用不适用
3527不适用不适用
PCIe6CC0412100.0通过
3515100.0通过
SRNS0515不适用不适用
3719不适用不适用

表 5-2 是用于 LMK6H 时域分析的 PCIe 合规性摘要,展示了器件的时域合规性。

表 5-2 LMK6H PCIe 工具测试结果摘要 - 时域
计算最小值平均值最大值限制状态
Vcross398.77

403.0

406.87250mV 至 550mV通过
Vhigh684.703684.703150mV通过
Vlow-80.0-80.0-150mV通过
周期9.99410.010.0129.847ns 到 10.203ns通过
占空比50.27950.377

50.459

40%至60%通过
过冲电压20.79

27.36

300mV通过
下冲电压-19.66-28.08-300mV通过
上升沿速率3.028

3.164

3.374

0.6V/ns 至 4V/ns通过
下降沿速率2.369

2.536

2.703

0.6V/ns 至 4V/ns通过