ZHCADD8 November 2023 LMK6H
表 5-1 是针对 LMK6H 相位噪声分析的 PCIe 合规性结果汇总,其中展示了器件在第 1 代到第 6 代 PCIe、噪声折叠 0 和 3 以及通用时钟 (CC) 和独立基准无展频 (SRNS) 时钟架构方面的抖动兼容性。
PCIe 抖动规格或时域计算可能具有以下状态之一:
| 抖动滤波器 | 时钟架构 | 噪声折叠 | 最小 (fs) | 最大 (fs) | 限制 (fs) | 状态 |
|---|---|---|---|---|---|---|
| PCIe1 | CC | 0 | 0.0 | 1,384 | 86,000 | 通过 |
| 3 | 0.0 | 1,826 | 86,000 | 通过 | ||
| PCIe2 | CC | 0 | 48 | 152 | 3,100 | 通过 |
| 3 | 63 | 199 | 3,100 | 通过 | ||
| SRNS | 0 | 59 | 157 | 不适用 | 不适用 | |
| 3 | 79 | 207 | 不适用 | 不适用 | ||
| PCIe3 | CC | 0 | 16 | 46 | 1,000 | 通过 |
| 3 | 21 | 60 | 1,000 | 通过 | ||
| SRNS | 0 | 18 | 50 | 不适用 | 不适用 | |
| 3 | 24 | 65 | 不适用 | 不适用 | ||
| PCIe4 | CC | 0 | 16 | 46 | 500.0 | 通过 |
| 3 | 21 | 60 | 500.0 | 通过 | ||
| SRNS | 0 | 18 | 50 | 不适用 | 不适用 | |
| 3 | 24 | 65 | 不适用 | 不适用 | ||
| PCIe5 | CC | 0 | 4 | 20 | 150.0 | 通过 |
| 3 | 5 | 25 | 150.0 | 通过 | ||
| SRNS | 0 | 4 | 20 | 不适用 | 不适用 | |
| 3 | 5 | 27 | 不适用 | 不适用 | ||
| PCIe6 | CC | 0 | 4 | 12 | 100.0 | 通过 |
| 3 | 5 | 15 | 100.0 | 通过 | ||
| SRNS | 0 | 5 | 15 | 不适用 | 不适用 | |
| 3 | 7 | 19 | 不适用 | 不适用 |
表 5-2 是用于 LMK6H 时域分析的 PCIe 合规性摘要,展示了器件的时域合规性。
| 计算 | 最小值 | 平均值 | 最大值 | 限制 | 状态 |
|---|---|---|---|---|---|
| Vcross | 398.77 | 403.0 | 406.87 | 250mV 至 550mV | 通过 |
| Vhigh | 684.703 | 684.703 | 150mV | 通过 | |
| Vlow | -80.0 | -80.0 | -150mV | 通过 | |
| 周期 | 9.994 | 10.0 | 10.012 | 9.847ns 到 10.203ns | 通过 |
| 占空比 | 50.279 | 50.377 | 50.459 | 40%至60% | 通过 |
| 过冲电压 | 20.79 | 27.36 | 300mV | 通过 | |
| 下冲电压 | -19.66 | -28.08 | -300mV | 通过 | |
| 上升沿速率 | 3.028 | 3.164 | 3.374 | 0.6V/ns 至 4V/ns | 通过 |
| 下降沿速率 | 2.369 | 2.536 | 2.703 | 0.6V/ns 至 4V/ns | 通过 |